期刊文献+
共找到316篇文章
< 1 2 16 >
每页显示 20 50 100
基于TMS320DM642 DSP的MPEG-4视频编码器优化 被引量:6
1
作者 王钢 王世刚 《吉林大学学报(信息科学版)》 CAS 2006年第6期590-593,共4页
针对MPEG-4(Moving Picture Experts Group-4)视频编码器每个宏块在传送过程中Cache严重缺失,视频序列帧率低等问题,提出了运动估计算法的优化、Cache使用优化、SAD(Sum of Absolute Difference)和像素插值优化以及利用EDMA(Exte... 针对MPEG-4(Moving Picture Experts Group-4)视频编码器每个宏块在传送过程中Cache严重缺失,视频序列帧率低等问题,提出了运动估计算法的优化、Cache使用优化、SAD(Sum of Absolute Difference)和像素插值优化以及利用EDMA(Extended Direct Memony Access)进行数据搬移等方法,提高存储速度,并在TMS320DM642 DSP(Digital Signal Processors)平台上实现了MPEG-4视频编码器的优化。实验结果表明,优化后比优化前,图像和视频处理函数的计算速度提高了1.18—97.5倍。视频序列帧率提高了6倍以上,达到了25帧/s的实时性要求。 展开更多
关键词 数字信号处理器 视频编码 mpeg-4标准 优化
在线阅读 下载PDF
MPEG-4视频编码器象素压缩模块的VLSI结构设计 被引量:1
2
作者 李飞 刘贵忠 +1 位作者 王占辉 李永利 《微电子学与计算机》 CSCD 北大核心 2004年第6期107-111,共5页
文章设计了一种基于MPEG-4的视频压缩编码器中象素压缩模块的VLSI结构。该设计采用分布算式结构———NEDA作为DCT变换的核心技术;应用基于LUT表结构使量化/反量化模块的设计简洁明了;同时对AC/DC预测模块还应用了新的存储策略,大大降低... 文章设计了一种基于MPEG-4的视频压缩编码器中象素压缩模块的VLSI结构。该设计采用分布算式结构———NEDA作为DCT变换的核心技术;应用基于LUT表结构使量化/反量化模块的设计简洁明了;同时对AC/DC预测模块还应用了新的存储策略,大大降低了FPGA中宝贵的存储空间。在满足处理速度和精度的要求下,利用了较少的晶体管数目和简洁的结构实现了象素压缩模块。 展开更多
关键词 mpeg-4 视频编码器 象素压缩模块 VLSI结构设计 NEDA DCT变换 LUT表结构
在线阅读 下载PDF
MPEG-4视频编码器MacroBlockIP模块的VLSI结构设计
3
作者 刘大明 王占辉 《电子器件》 EI CAS 2006年第4期1158-1163,共6页
设计了MPEG-4视频编码器中用于处理纹理部分的模块-MacroBlockIP模块。它主要由重复填充、运动补偿、纹理填充、二维DCT/IDCT、量化/反量化和DC/AC预测六个部分组成。文中的方案在Xilinx ISE6.1i集成开发环境下用VHDL语言进行描述,并使... 设计了MPEG-4视频编码器中用于处理纹理部分的模块-MacroBlockIP模块。它主要由重复填充、运动补偿、纹理填充、二维DCT/IDCT、量化/反量化和DC/AC预测六个部分组成。文中的方案在Xilinx ISE6.1i集成开发环境下用VHDL语言进行描述,并使用电子设计自动化(EDA)工具进行了模拟和验证。试验结果表明,所设计的MacroBlockIP模块逻辑功能正确,满足MPEG-4 Core Profiles&Level2的实时编码要求,可用于MPEG-4视频编码器的VLSI实现。 展开更多
关键词 mpeg-4 超大规模集成电路 视频编码器
在线阅读 下载PDF
基于ADI公司Blackfin处理器的MPEG-4视频编码器的设计 被引量:3
4
作者 袁潮 黄晓伟 李川 《电子产品世界》 2003年第05A期i011-i011,i005,i013,共3页
关键词 ADI公司 BLACKFIN 处理器 mpeg-4 视频编码器 功能结构 压缩标准
在线阅读 下载PDF
MPEG-4多路视频编码器硬件解决方案 被引量:5
5
作者 王世刚 祝宇宏 +1 位作者 王金芳 宫克存 《吉林大学学报(信息科学版)》 CAS 2003年第S1期17-20,共4页
采用视频A/D(模拟/数字)芯片和FPGA(现场可编程门阵列)技术,实现了多路视频整合输入。该方案用MPEG-4专用编码芯片对多路视频进行编码,通过FPGA实现PCI桥,从而形成完整的多路视频编码器。实践证明,该方案具有效果好、方案灵活、性能价... 采用视频A/D(模拟/数字)芯片和FPGA(现场可编程门阵列)技术,实现了多路视频整合输入。该方案用MPEG-4专用编码芯片对多路视频进行编码,通过FPGA实现PCI桥,从而形成完整的多路视频编码器。实践证明,该方案具有效果好、方案灵活、性能价格比高等优点。 展开更多
关键词 编码器 mpeg-4 视频编码
在线阅读 下载PDF
基于DSP的MPEG-4实时视频编码器 被引量:2
6
作者 周妍 朱金秀 《郑州轻工业学院学报(自然科学版)》 CAS 2009年第3期120-124,共5页
在TMS320DM642 DSP平台上设计实现了MPEG-4视频编码器,并从算法改进、C代码优化、汇编代码优化等几个层次对编码器进行优化,以减小程序代码的复杂度和运算量,改善软件并行性.实验结果表明,优化后的编码速度提高了10倍以上,该编码器可以... 在TMS320DM642 DSP平台上设计实现了MPEG-4视频编码器,并从算法改进、C代码优化、汇编代码优化等几个层次对编码器进行优化,以减小程序代码的复杂度和运算量,改善软件并行性.实验结果表明,优化后的编码速度提高了10倍以上,该编码器可以实时编码CIF格式的视频序列. 展开更多
关键词 TMS320DM642 mpeg-4 视频编码器 优化
在线阅读 下载PDF
MPEG-4标准视频编码器在Blackfin 21535上的实现 被引量:6
7
作者 龚剑明 《电视技术》 北大核心 2003年第11期82-83,91,共3页
介绍了基于Blackfin21535的MPEG-4视频编码和解码的硬件及软件环境,并提出了基于该环境下的一种软件优化设计方法,为有效解决传输数据瓶颈问题提供新思路。
关键词 视频编解码 数字信号处理 代码优化 mpeg-4标准 Blackfin21535
在线阅读 下载PDF
基于双核DSP的MPEG-4标清视频编码器 被引量:2
8
作者 赵尚桃 朱秀昌 《南京邮电大学学报(自然科学版)》 EI 2007年第4期65-68,共4页
文中详细阐述了针对ADSP-BF561双核DSP芯片的MPEG-4视频编码算法的优化方法。实验数据表明,优化后的编码器性能得到了全面提升,实现了基于ADSP-BF561双核平台上的4C IF视频实时编码。
关键词 ADSP-BF561 mpeg-4 双核 视频编码器 算法优化
在线阅读 下载PDF
基于DSP的MPEG-4网络视频编码器实现
9
作者 吴参毅 唐慧明 《电视技术》 北大核心 2005年第2期31-32,83,共3页
给出基于TMS320DM642实验平台的MPEG-4网络实时编码实现方法,阐述了系统实现结构框图,在分析DM642特点的基础上,讨论了网络视频编码器的实现和优化策略,并给出了较好的实验结果。
关键词 mpeg-4标准 TMS320DM642 视频编码 优化
在线阅读 下载PDF
基于TMS320C64x DSPs的MPEG-4实时编码器设计与实现 被引量:4
10
作者 李群迎 张晓林 +1 位作者 刘荣科 姚远 《电子技术应用》 北大核心 2005年第7期43-45,共3页
设计并实现了一种基于TMS320C64x系列高性能通用DSPs的MPEG-4Simple Profile编码器。详细介绍了系统的硬件结构和工作流程。为解决高分辨率视频编码的实时性问题,采用预测技术的运动估计算法以及基于C64x CPU的软件优化技术。实验结果... 设计并实现了一种基于TMS320C64x系列高性能通用DSPs的MPEG-4Simple Profile编码器。详细介绍了系统的硬件结构和工作流程。为解决高分辨率视频编码的实时性问题,采用预测技术的运动估计算法以及基于C64x CPU的软件优化技术。实验结果表明编码器对D1分辨率(720×576)视频的编码速率达到25帧/秒以上,且具有较低的码率和较好的图像质量。 展开更多
关键词 mpeg-4 TMS320C64X DSPS 设计与实现 实时编码器 Profile Simple 运动估计算法 工作流程 硬件结构 详细介绍 视频编码 高分辨率 预测技术 优化技术 编码速率 图像质量 x系列 实时性 CPU 码率
在线阅读 下载PDF
基于Blackfin DSP的MPEG-4视频压缩编码器
11
作者 张茜 《中国新通信》 2007年第15期52-55,共4页
通过对通用编码器性能的研究分析,本文提出了一种新的编码器设计方案。本文采用了美国模拟器件公司专为通信和互联网而设计的第四代DSP芯片Blackfin533;采用了基于内容压缩的高压缩比协议MPEG-4协议;并提出了一系列优化编码器的方案。... 通过对通用编码器性能的研究分析,本文提出了一种新的编码器设计方案。本文采用了美国模拟器件公司专为通信和互联网而设计的第四代DSP芯片Blackfin533;采用了基于内容压缩的高压缩比协议MPEG-4协议;并提出了一系列优化编码器的方案。实验表明这一编码器具备了通用编码器所不具备的优点,如功耗低、价格低、体积小、便于升级等。 展开更多
关键词 ADSP—BF533 mpeg-4 编码器
在线阅读 下载PDF
MPEG-2视频编码器
12
作者 杨小康 王金础 +1 位作者 方向忠 张文军 《电子技术应用》 北大核心 1999年第10期60-61,共2页
利用最新的MPEG视频编码专用芯片MPEGS4:2:0,配合可编程逻辑器件和DSP芯片,实现了MPEG-2视频编程器。该编码器除了具备基本的MPEG-2功能模块外,还实现了PES打包和信道统计复用码率控制。它在SDTV的应用中取得了令人满意的效果,... 利用最新的MPEG视频编码专用芯片MPEGS4:2:0,配合可编程逻辑器件和DSP芯片,实现了MPEG-2视频编程器。该编码器除了具备基本的MPEG-2功能模块外,还实现了PES打包和信道统计复用码率控制。它在SDTV的应用中取得了令人满意的效果,同时,作为一标准的MPEG-2编码器,它也可用于HDTV、DVD、DVB和DBS等领域中。 展开更多
关键词 mpeg-2 视频编码器 视频编码芯片
在线阅读 下载PDF
MPEG-4形状编码器模式选择模块的VLSI结构设计
13
作者 王占辉 刘大明 《电子器件》 CAS 2008年第4期1167-1171,1176,共6页
阐明了所设计的模式选择的VLSI硬件结构。首先介绍了MPEG-4形状编码中Mode Decision的基本原理,并对在Mode Decision中大量使用的ACQ函数进行化简,在保持计算精度的同时减少了硬件实现所耗费的资源,降低了电路复杂度。接着通过对MPEG-4... 阐明了所设计的模式选择的VLSI硬件结构。首先介绍了MPEG-4形状编码中Mode Decision的基本原理,并对在Mode Decision中大量使用的ACQ函数进行化简,在保持计算精度的同时减少了硬件实现所耗费的资源,降低了电路复杂度。接着通过对MPEG-4校验模型中模式选择伪码的分析,将整个Mode Decision模块划分为4个子模块并分别设计其VLSI结构并实现。最后硬件仿真结果与软件运行结果的对比表明了本设计的正确性,综合结果也说明了本设计可以在最低0.97MHz的频率下满足MPEG-4Core Profile&Level2的实时编码,可用于MPEG-4的VLSI实现。 展开更多
关键词 mpeg-4 形状编码器 模式选择 超大规模集成电路
在线阅读 下载PDF
MPEG-4形状编码器二进制运动估计的VLSI结构设计
14
作者 王占辉 刘大明 《电子器件》 CAS 2007年第6期2112-2118,共7页
阐明了所设计的二进制运动估计的VLSI硬件结构.首先介绍了MPEG-4形状编码中BME的基本原理,以及前人设计的一种DDBME结构;接着分析指出DDBME在利用数据冗余方面的缺陷,并给出了一种改进的运动估计结构,通过扩大PE阵列以及重新安排数据的... 阐明了所设计的二进制运动估计的VLSI硬件结构.首先介绍了MPEG-4形状编码中BME的基本原理,以及前人设计的一种DDBME结构;接着分析指出DDBME在利用数据冗余方面的缺陷,并给出了一种改进的运动估计结构,通过扩大PE阵列以及重新安排数据的分发机制,可以达到75%的数据利用率.硬件仿真结果与软件运行结果的对比表明了本设计的正确性,综合结果也说明了本设计可以在最低5.93MHz的频率下满足MPEG-4 Core Profile & Level2的实时编码,可用于MPEG-4的VLSI实现. 展开更多
关键词 mpeg-4 形状编码器 二进制运动估计 超大规模集成电路
在线阅读 下载PDF
基于C6000系列DSP的MPEG-4编码器实现 被引量:9
15
作者 焦敬恩 尔桂花 戴琼海 《电子技术应用》 北大核心 2003年第6期24-26,共3页
介绍MPEG-4视频编码在C6000系列DSP上的软硬件实现。从DSP的超长指令字(VLIW)和流水线结构入手,讲述DSP的软件优化。实验证明,利用这两种结构设计程序可以使MPEG-4编码效率大大提高。
关键词 C6000系列DSP mpeg-4 编码器 数字信号处理器 超长指令字 流水线 TMS320C6000
在线阅读 下载PDF
基于PCI总线的MPEG-4编码器WDM驱动程序开发 被引量:2
16
作者 黄海 刘文予 《微电子学与计算机》 CSCD 北大核心 2003年第1期14-16,共3页
帧同步是视频流处理的一个关键点。文章描述了在Windows2000操作系统下MPEG-4编码器驱动程序的开发原理,利用驱动程序解决帧同步问题,并提供了软件的设计方案和相关硬件设计原理,阐述了实现该方案所创建的即插即用设备驱动程序。实验结... 帧同步是视频流处理的一个关键点。文章描述了在Windows2000操作系统下MPEG-4编码器驱动程序的开发原理,利用驱动程序解决帧同步问题,并提供了软件的设计方案和相关硬件设计原理,阐述了实现该方案所创建的即插即用设备驱动程序。实验结果表明,此软件能够支持编码器正常工作。 展开更多
关键词 PCI总线 mpeg-4 编码器 WDM驱动程序 开发
在线阅读 下载PDF
基于TMS320C6201的MPEG4视频编码器的实现 被引量:2
17
作者 刘学勇 王汇源 杨大成 《现代电子技术》 2004年第21期64-65,68,共3页
TMS3 2 0 C62 0 1是美国 TI公司生产的一种高性能数字信号处理器。本文介绍如何利用一片 TMS3 2 0 C62 0 1数字信号处理器实现 MPEG 4视频编码 ,并讨论编码器的结构、算法。
关键词 TMS320C6201 视频压缩 mpeg-4 并行处理
在线阅读 下载PDF
基于TMS320DM642的视频编码器的存储存取优化 被引量:1
18
作者 梁伟伟 李玉山 刘洋 《电视技术》 北大核心 2009年第6期33-35,38,共4页
简要介绍了MPEG-4视频编码器的实现原理,阐述了基于TMS320DM642视频编码的存储存取优化的思想和具体的实现方法。实验结果表明,采用此类优化后提高了视频编码的效率,并保持了较高的图像质量。
关键词 mpeg-4 DM642 视频编码 优化 存储 增强型直接内存存取
在线阅读 下载PDF
MPEG-4编码器在BF561上的优化
19
作者 何新宏 《现代电子技术》 2010年第8期194-196,199,共4页
介绍一种基于Blackfin系列处理器BF561实现的MPEG-4编码器,根据BF561的特点提出了三种优化措施,得到一种新的优化编码算法。通过标准测试序列和实时采集的数据对其进行性能测试,实验结果表明,该编码器优化效果明显,可实现D1格式下的实... 介绍一种基于Blackfin系列处理器BF561实现的MPEG-4编码器,根据BF561的特点提出了三种优化措施,得到一种新的优化编码算法。通过标准测试序列和实时采集的数据对其进行性能测试,实验结果表明,该编码器优化效果明显,可实现D1格式下的实时采集压缩功能。 展开更多
关键词 视频压缩 mpeg-4 BF561 优化 性能测试
在线阅读 下载PDF
一种基于MPEG-4的感兴趣区域视频编码新方法 被引量:8
20
作者 张方 吴成柯 +1 位作者 肖嵩 王养利 《电子学报》 EI CAS CSCD 北大核心 2005年第4期634-637,共4页
本文提出了一种基于MPEG 4的感兴趣区域视频编码新方法.通过对感兴趣区边沿宏块采用强制帧内编码及宏块内预测编码时参考位置的自适应选择,该方法有效地抑制了数据噪声的扩散和传播.通过采用自适应宏块大小的运动估计/补偿算法,提高了... 本文提出了一种基于MPEG 4的感兴趣区域视频编码新方法.通过对感兴趣区边沿宏块采用强制帧内编码及宏块内预测编码时参考位置的自适应选择,该方法有效地抑制了数据噪声的扩散和传播.通过采用自适应宏块大小的运动估计/补偿算法,提高了感兴趣区特别是图像运动复杂的感兴趣区的编码效率及质量.在码率分配部分,本文方法通过计算不同区域的图像复杂性和能量,依据用户可设定的感兴趣权重因子不等重地分配可用码率资源.实验证明,本文方法较大程度改善了感兴趣区视频编码的压缩效率,提高了码率分配地灵活性和有效性. 展开更多
关键词 视频编码 感兴趣区 mpeg-4 自适应块大小 可分级编码 码率分配
在线阅读 下载PDF
上一页 1 2 16 下一页 到第
使用帮助 返回顶部