期刊文献+
共找到4篇文章
< 1 >
每页显示 20 50 100
基于CPLD的中断控制器IP设计 被引量:2
1
作者 杨政 郝顺义 《现代电子技术》 2002年第6期19-20,23,共3页
由于使用了 EDA工具 ,在设计过程中直接进行时序和逻辑验证 ,避免了系统设计过程中可能发生的错误。论述了基于 CPL D的中断控制器 IP设计。用电路图编辑了整个设计 ,并在 Altera公司 EPM712 8SL C84 - 6上实现了该中断控制器。
关键词 ip cpld 中断控制器 集成电路
在线阅读 下载PDF
基于VerilogHDL的IP核参数化设计 被引量:3
2
作者 徐晨 袁红林 《微电子学与计算机》 CSCD 北大核心 2005年第12期85-88,共4页
指出了IP核参数化设计的重要性,分析了IP核的参数类型及相互关系。在分析基于VerilogHDL的IP核参数化设计方法及所面临困难的基础上,提出了一种附加的编译预处理方法并设计了相应的工具软件ECP。IP核由VerilogHDL和ECP扩展的语句混合编... 指出了IP核参数化设计的重要性,分析了IP核的参数类型及相互关系。在分析基于VerilogHDL的IP核参数化设计方法及所面临困难的基础上,提出了一种附加的编译预处理方法并设计了相应的工具软件ECP。IP核由VerilogHDL和ECP扩展的语句混合编程,经ECP处理后生成VerilogHDL源文件。应用该方法后,提高了Ver-ilogHDL在描述功能、性能、结构及优化策略等参数化的复杂模型时所需要的灵活性,增强了VerilogHDL的建模能力。作为一个IP核参数化设计的实例,介绍了C*Core系统中断控制IP的参数化设计过程,给出了FPGA验证的结果。 展开更多
关键词 ip 参数化设计 VERILOGHDL 编译预处理 中断控制ip
在线阅读 下载PDF
基于ARM和CPLD的开放式数控系统设计 被引量:2
3
作者 李妮妮 陈章位 《电子技术应用》 北大核心 2009年第11期36-38,42,共4页
针对新一代开放式数控系统的特征要求,提出一种基于ARM和CPLD、以Windows CE为操作系统的开放式数控系统方案。介绍了系统的软硬件平台开发,重点讨论了系统核心部分中断控制的实现方案,包括Windows CE系统中断服务、应用程序中断响应和C... 针对新一代开放式数控系统的特征要求,提出一种基于ARM和CPLD、以Windows CE为操作系统的开放式数控系统方案。介绍了系统的软硬件平台开发,重点讨论了系统核心部分中断控制的实现方案,包括Windows CE系统中断服务、应用程序中断响应和CPLD程序。 展开更多
关键词 开放式数控系统 cpld ARM WINDOWS CE 中断控制
在线阅读 下载PDF
基于单片机+CPLD的多路精确延时控制系统设计 被引量:3
4
作者 谭凤军 《国外电子元器件》 2008年第6期26-29,共4页
根据多路精确延时控制系统的设计参数指标,利用单片机和CPLD的功能特性与片上资源,设计了基于CPLD与多个单片机的多路精确延时控制系统,实现了多路独立调整、显示,并能输出多个精确的延时控制信号。给出了系统电路原理图、软件流程和实... 根据多路精确延时控制系统的设计参数指标,利用单片机和CPLD的功能特性与片上资源,设计了基于CPLD与多个单片机的多路精确延时控制系统,实现了多路独立调整、显示,并能输出多个精确的延时控制信号。给出了系统电路原理图、软件流程和实际应用效果。该系统设计可为其他同步控制系统提供借鉴。 展开更多
关键词 控制系统 单片机 cpld 精确延时 中断
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部