期刊文献+
共找到97篇文章
< 1 2 5 >
每页显示 20 50 100
基于Linphone的海思H.264硬件编码器移植
1
作者 刘文亮 夏克文 华中 《电视技术》 北大核心 2016年第8期126-131,共6页
为了缩短H.264编码时间、提高H.264编码效率,提出基于Android Linphone的Hi3716MV400 H.264硬件编码器移植。对硬件编码器的移植方法进行详细说明,包括搭建Linphone开发环境、添加Hi3716MV400 H.264硬件编码库、编写H.264硬件编码函数... 为了缩短H.264编码时间、提高H.264编码效率,提出基于Android Linphone的Hi3716MV400 H.264硬件编码器移植。对硬件编码器的移植方法进行详细说明,包括搭建Linphone开发环境、添加Hi3716MV400 H.264硬件编码库、编写H.264硬件编码函数。经程序测试,移植了海思H.264硬件编码器的Linphone能够在Hi3716MV400机顶盒进行正常的视频通信,并且减少CPU资源占用,降低Linphone视频通话死机频率。 展开更多
关键词 hi3716MV400 h.264硬件编码器 ANDROID Linphone
在线阅读 下载PDF
基于达芬奇技术的H.264视频编码器的实现 被引量:11
2
作者 成嘉 张文雄 李善劲 《电视技术》 北大核心 2007年第12期34-36,共3页
介绍了H.264视频编码标准和达芬奇技术内部的编解码引擎(Codec Engine)框架,描述了如何利用Codec Engine来实现H.264编码器的方法。
关键词 h.264标准 达芬奇技术 视频编码器 编解码引擎
在线阅读 下载PDF
一种适用于H.264标准的高度并行双层流水线结构CAVLC编码器 被引量:2
3
作者 乔飞 魏鼎力 +1 位作者 杨华中 汪蕙 《电子学报》 EI CAS CSCD 北大核心 2010年第7期1705-1710,共6页
本文提出一种适用于H.264编码器的高度并行、双层流水线的CAVLC硬件实现结构.该结构设计了四路并行扫描统计模块,克服了以往结构每个时钟周期只能扫描一个系数的处理速率瓶颈;通过使用FIFO,平衡每一级流水线的处理延时,提高整个流水线... 本文提出一种适用于H.264编码器的高度并行、双层流水线的CAVLC硬件实现结构.该结构设计了四路并行扫描统计模块,克服了以往结构每个时钟周期只能扫描一个系数的处理速率瓶颈;通过使用FIFO,平衡每一级流水线的处理延时,提高整个流水线工作的效率;在各个编码模块内部也大量采用流水线结构,提高数据吞吐率.基于0.18μm CMOS工艺,新结构在166.7MHz工作频率下,综合等效门数为20685门,数据吞吐率为每秒处理27M系数块,甚至能够实时编码数字影视格式的视频(4096×2048@30fp/s).整个设计在数据吞吐率提高到以往结构的3.46倍的同时,硬件资源代价并没有显著的增加. 展开更多
关键词 h.264 基于上下文的自适应变长编码 编码器
在线阅读 下载PDF
基于DM642平台的视频会议中H.264/AVC编码器优化 被引量:1
4
作者 罗嵘 史圣卿 陈彬 《微电子学与计算机》 CSCD 北大核心 2009年第9期40-43,共4页
针对视频会议系统应用,基于DM642平台进行了H.264/AVC编码器的优化.优化过程分为三步,首先是编码体系结构的选择及功能裁剪,其次是对运动估计算法进行优化,最后是针对平台的优化.在DM642平台上进行了测试,实现了20 f/s CIF(352×288... 针对视频会议系统应用,基于DM642平台进行了H.264/AVC编码器的优化.优化过程分为三步,首先是编码体系结构的选择及功能裁剪,其次是对运动估计算法进行优化,最后是针对平台的优化.在DM642平台上进行了测试,实现了20 f/s CIF(352×288)格式图像的实时编码. 展开更多
关键词 视频会议 编码器 h.264/AVC 运动估计 实时编码
在线阅读 下载PDF
H.264/AVC编码器中分数像素的插值算法优化 被引量:1
5
作者 王庆春 曹喜信 +1 位作者 陈涛 魏海静 《中国新通信》 2007年第7期10-14,共5页
文中基于H.264/AVC视频编码器的系统芯片设计,对分数像素运动估计(FME)的亮度像素插值算法进行了简化调整;使用JM7.3参考代码模拟了不同分数像素插值算法对编码器性能的影响,通过分析这些插值算法的编码效率和芯片上的实现代价,提出... 文中基于H.264/AVC视频编码器的系统芯片设计,对分数像素运动估计(FME)的亮度像素插值算法进行了简化调整;使用JM7.3参考代码模拟了不同分数像素插值算法对编码器性能的影响,通过分析这些插值算法的编码效率和芯片上的实现代价,提出了可以有效节约硬件实现代价的分数像素插值算法。试验结果表明优化后的插值算法可以使分数像素插值结构的硬件实现代价降低30%以上,而平均编码峰值信噪比(PSNR)和压缩率只有很小的损失。 展开更多
关键词 h.264/AVC视频编码器 分数像素运动估计 峰值信噪比 压缩率
在线阅读 下载PDF
基于DSP平台H.264编码器的实现与优化
6
作者 张石 矫田广 刘晓志 《现代电子技术》 2008年第19期126-130,共5页
相对于以前其他的标准,H.264标准在分层编码、帧内/帧间预测编码、多帧参考、预测精度等技术方面做了巨大的改进。因此,在TMS320DM642平台上实现H.264基档次编码器的移植与优化显得格外实用和必要。基于对DSP平台的结构特性和H.264的计... 相对于以前其他的标准,H.264标准在分层编码、帧内/帧间预测编码、多帧参考、预测精度等技术方面做了巨大的改进。因此,在TMS320DM642平台上实现H.264基档次编码器的移植与优化显得格外实用和必要。基于对DSP平台的结构特性和H.264的计算复杂度分析,主要从以下3个方面对H.264编码器进行了优化:核心算法、数据传输和存储器/Cache使用。实验结果表明,对于CIF格式的视频序列,最优化后的H.264编码器能够达到每秒高于24帧的编码速度,满足了视频处理对于实时性的要求。 展开更多
关键词 预测精度 h.264编码器 最优化 TMS320DM642
在线阅读 下载PDF
基于ADSP-BF561的H.264编码器设计
7
作者 王庆辉 高颖 《现代电子技术》 2009年第5期156-158,共3页
依据H.264视频编码标准,在DSP上完成视频编码器的设计工作,以实现高质量视频流的实时传输。编码器硬件平台选用AD公司的BF561开发板,图像采集采用OV7660,利用DMA技术以达到更高效的视频采集和数据格式转换。测试结果表明,在DSP上实现实... 依据H.264视频编码标准,在DSP上完成视频编码器的设计工作,以实现高质量视频流的实时传输。编码器硬件平台选用AD公司的BF561开发板,图像采集采用OV7660,利用DMA技术以达到更高效的视频采集和数据格式转换。测试结果表明,在DSP上实现实时的H.264编码方案,并且满足高质量、低带宽传输的系统要求是完全可行的。 展开更多
关键词 h.264 编码器 BF561 嵌入式系统
在线阅读 下载PDF
基于TMS320C6416芯片的H.264编码器设计和实现 被引量:3
8
作者 刘根林 陈健 《电视技术》 北大核心 2004年第10期23-25,共3页
描述了基于TMS320C6416DSP平台的H.264编码器的设计和实时实现。在提出该编码器实时实现中的关键问题之后,介绍了该编码器的硬件平台和所采用的多种代码移植和优化方法。试验结果表明:该编码器在保持很高的图像质量和压缩效率的同时极... 描述了基于TMS320C6416DSP平台的H.264编码器的设计和实时实现。在提出该编码器实时实现中的关键问题之后,介绍了该编码器的硬件平台和所采用的多种代码移植和优化方法。试验结果表明:该编码器在保持很高的图像质量和压缩效率的同时极大地提高了运行速度,可以应用于实时应用场合。 展开更多
关键词 h.264标准 编码器 数字信号处理 实时实现
在线阅读 下载PDF
基于TMS320DM3730的H.264编码器移植与优化方法研究 被引量:2
9
作者 向海波 李波 闫中江 《电子设计工程》 2012年第23期180-183,共4页
提出了一种在TI公司高性能数字信号处理器TMS320DM3730上进行H.264编码器(即x264编码器)移植与优化的方法,详细描述了在CCS4.2开发平台上进行x264编码器移植工作的基本原理和需要注意的问题。为了提高编码速度,针对DM3730处理器的结构特... 提出了一种在TI公司高性能数字信号处理器TMS320DM3730上进行H.264编码器(即x264编码器)移植与优化的方法,详细描述了在CCS4.2开发平台上进行x264编码器移植工作的基本原理和需要注意的问题。为了提高编码速度,针对DM3730处理器的结构特点,对x264编码器进行了优化,主要方法包括编译器优化、内存优化、C语言代码优化及汇编代码优化。对x264编码器进行的CIF格式编码测试结果表明,在均值信噪比略微降低的前提下,编码速度得到了显著提高,因此获得了更优的编码效率。 展开更多
关键词 TMS320DM3730 h 264标准 x264编码器 移植与优化
在线阅读 下载PDF
H.264编码器典型方案分析及应用研究 被引量:1
10
作者 李学进 邱飞岳 《电视技术》 北大核心 2008年第4期32-34,共3页
对H.264编码器在不同平台的典型实现进行了介绍,对其多种优化方式和软件、硬件设计进行分析。总结了基于模型的编码器开发过程,并结合正在开发的H.264编码系统,研究了参考模型代码转换和复杂度高的模块的算法优化。
关键词 h.264 编码器 数字信号处理器 专用指令集处理器
在线阅读 下载PDF
H.264视频编码器的VLSI实现 被引量:1
11
作者 张驰 李平 《电视技术》 北大核心 2007年第2期20-22,共3页
介绍了几种H.264硬件编码器及其特点,设计了支持1080i视频格式的H.264编码器,简介了运动估计、运动补偿等模块的设计要点,进行了VLSI实现。经FPGA验证与分析,整体设计占用逻辑资源较少,功耗约为850mW。
关键词 h.264标准 编码器 超大规模集成电路
在线阅读 下载PDF
H.264中并行化的CAVLC编码器架构设计 被引量:2
12
作者 李国玉 《信息技术》 2009年第5期68-70,共3页
针对最新的视频压缩标准H.264/AVC,提出一种并行化的CAVLC编码器架构。该编码器并行化处理CAVLC中的语法元素,可减少编码量化后的变换系数的时钟周期。通过在Altera的Quartus Ⅱ FPGA开发软件下的试验表明,该编码器能够实时编码1920... 针对最新的视频压缩标准H.264/AVC,提出一种并行化的CAVLC编码器架构。该编码器并行化处理CAVLC中的语法元素,可减少编码量化后的变换系数的时钟周期。通过在Altera的Quartus Ⅱ FPGA开发软件下的试验表明,该编码器能够实时编码1920×108030fps格式的视频。 展开更多
关键词 h.264 CAVLC编码器 并行处理 硬件架构
在线阅读 下载PDF
一种H.264高清编码器的实现 被引量:2
13
作者 罗钦骑 《电视技术》 北大核心 2009年第6期36-38,共3页
介绍了一种H.264高清编码器的方案,描述了系统实现框图、主要芯片的特性,以及控制选单的主要功能。该产品可广泛应用于数字视频广播和IPTV系统。
关键词 h.264 编码器 高清数字电视
在线阅读 下载PDF
基于ASIC的H.264编码器设计及其ADSP验证策略
14
作者 汪毅 林祖伦 《中国集成电路》 2007年第11期55-59,共5页
提出了H.264/AVC硬件编码器的一种3级流水结构,以此来提高硬件加速电路的处理能力和利用效率。鉴于H.264编码芯片验证的复杂性,还提出了一种基于ADSP-BF537的新型多媒体SoC验证平台,并讨论了如何利用BF537,对H.264编码芯片进行全面、高... 提出了H.264/AVC硬件编码器的一种3级流水结构,以此来提高硬件加速电路的处理能力和利用效率。鉴于H.264编码芯片验证的复杂性,还提出了一种基于ADSP-BF537的新型多媒体SoC验证平台,并讨论了如何利用BF537,对H.264编码芯片进行全面、高效的软硬件协同验证。 展开更多
关键词 h.264编码器 硬件加速器 ADSP-BF5 37 硬件协同验证 SoC
在线阅读 下载PDF
基于多线程处理器的H.264软件编码器并行算法
15
作者 牟晨杰 林涛 《有线电视技术》 2007年第1期45-47,50,共4页
提出一种H.264线程级并行编码算法,使相互间具有编码独立性的帧并行编码。节省等待时间。实验表明,该并行算法能有效提高编码速度。Intel的OpenMP API以及HTT(超线程技术)提供了实现H.264软件编码器并行算法的有效工具和硬件平台。
关键词 h.264编码器 并行优化 hTT OPENMP
在线阅读 下载PDF
H.264视频编码器的实时优化
16
作者 袁权 蒋岚 《西安邮电学院学报》 2007年第5期42-45,共4页
为降低编码复杂度以满足实时应用的需求,以联合专家组(JVT)发布的H.264参考模型JM8.6为基础,分析H.264软件编码器的结构,指出影响编码速度的瓶颈所在,对H.264软件编码器进行全面优化。试验结果显示,优化后的编码器速度有了很大提高,对在... 为降低编码复杂度以满足实时应用的需求,以联合专家组(JVT)发布的H.264参考模型JM8.6为基础,分析H.264软件编码器的结构,指出影响编码速度的瓶颈所在,对H.264软件编码器进行全面优化。试验结果显示,优化后的编码器速度有了很大提高,对在DSP上实现实时编码具有重要的实用价值。 展开更多
关键词 h.264 数字信号处理器(DSP) 软件编码器 快速运动搜索
在线阅读 下载PDF
超线程技术以及H.264编码器中的并行运算分析
17
作者 王晗 林涛 《现代电视技术》 2005年第11期92-95,共4页
根据H.264这一新的视频压缩标准的特点,利用Intel的 超线程技术以及OpenMp,可以使软件编码器进行线程级的 并行运算,从而大大提高编码速度。本文对超线程技术、 OpenMp以及编码过程中不同级别的并行运算进行了分析。
关键词 h.264 视频编码 超线程 OPENMP 并行 超线程技术 软件编码器 并行运算 运算分析 视频压缩标准
在线阅读 下载PDF
基于TMS320DM6437的H.264视频编码器搜索算法的优化及实现
18
作者 黎胜利 《信息通信》 2015年第9期60-61,共2页
文章以H.264视频压缩编码标准的优化为研究重点,在分析对比以往编码器的优缺点后选择开源的X264编码器作为参考模型,并对其在PC端进行运动估计的快速搜索算法进行优化。最后选取TMS320DM6437的DSP平台作为H.264视频压缩编码器移植平台,... 文章以H.264视频压缩编码标准的优化为研究重点,在分析对比以往编码器的优缺点后选择开源的X264编码器作为参考模型,并对其在PC端进行运动估计的快速搜索算法进行优化。最后选取TMS320DM6437的DSP平台作为H.264视频压缩编码器移植平台,最终实现了多平台上的优化与应用。 展开更多
关键词 h.264 编码器 X264 快速搜索算法 TMS320DM6437
在线阅读 下载PDF
日本移动广播公司选用Envivio公司H.264实时编码器
19
《电视技术》 北大核心 2005年第4期32-32,共1页
日本移动广播公司(mbco)日前选择Envivio公司H.264实时编码器4Caster,用于提高其推出的世界首个卫星数字多媒体广播服务MobaHO!的质量,该服务面向个人的移动终端。
关键词 实时编码器 h.264 公司 日本 选用 h.264 数字多媒体 广播服务 移动终端
在线阅读 下载PDF
一种H.264高清编码器的实现 被引量:1
20
作者 魏永彬 《集成电路应用》 2018年第4期28-31,共4页
随着视频广播技术的发展和视频显示终端种类的增加,视音频编码技术的应用领域越来越广泛。不同种类的终端,显示分辨率不同,支持的解码制式不同,这需要高性能编码器来配合。通过一种H.264高清编码器的方案,讨论了系统设计及主要芯片的特... 随着视频广播技术的发展和视频显示终端种类的增加,视音频编码技术的应用领域越来越广泛。不同种类的终端,显示分辨率不同,支持的解码制式不同,这需要高性能编码器来配合。通过一种H.264高清编码器的方案,讨论了系统设计及主要芯片的特性,展示了编码器测试指标。该产品可广泛应用于数字视频广播和IPTV系统。 展开更多
关键词 集成电路设计 高清数字电视 h.264 高性能编码器
在线阅读 下载PDF
上一页 1 2 5 下一页 到第
使用帮助 返回顶部