System Generator for DSP是业内领先的高级系统级FPGA开发工具.本文基于该软件设计并实现了4通道GPS信号捕获模块,其中包括平均采样、本地C/A码、FFT/IFFT运算、复数乘法运算、扫频控制和结果返回等6个模块,并利用Xilinx的Viertx-5XC5V...System Generator for DSP是业内领先的高级系统级FPGA开发工具.本文基于该软件设计并实现了4通道GPS信号捕获模块,其中包括平均采样、本地C/A码、FFT/IFFT运算、复数乘法运算、扫频控制和结果返回等6个模块,并利用Xilinx的Viertx-5XC5VSX50T-FF665芯片对模块进行了硬件协同验证.测试结果表明:设计实现的捕获模块能够准确地捕获GPS信号,与利用硬件描述语言的方法相比,本文的方法大大缩短了开发周期.展开更多
目前在GPS接收机中,对码的捕获一般有两种方法:串行搜索方法和并行搜索方法。串行搜索方法硬件实现简单,但其捕获时间较长,计算量大,完成一个码搜索需约2分钟左右时间。导航接收机需要较高的数据更新率,这就要求捕获时间变得更短。重点...目前在GPS接收机中,对码的捕获一般有两种方法:串行搜索方法和并行搜索方法。串行搜索方法硬件实现简单,但其捕获时间较长,计算量大,完成一个码搜索需约2分钟左右时间。导航接收机需要较高的数据更新率,这就要求捕获时间变得更短。重点研究在SDR(Software Defined Radio)平台上通过FFT实现频域并行快速捕获算法。使用Xilinx公司的系统级建模工具System Generator完成对XCVFX60FF1152这款V4系列的FPGA芯片编程,完成了频域捕获算法的硬件实现,并验证了结果的正确性。展开更多
文摘System Generator for DSP是业内领先的高级系统级FPGA开发工具.本文基于该软件设计并实现了4通道GPS信号捕获模块,其中包括平均采样、本地C/A码、FFT/IFFT运算、复数乘法运算、扫频控制和结果返回等6个模块,并利用Xilinx的Viertx-5XC5VSX50T-FF665芯片对模块进行了硬件协同验证.测试结果表明:设计实现的捕获模块能够准确地捕获GPS信号,与利用硬件描述语言的方法相比,本文的方法大大缩短了开发周期.
文摘目前在GPS接收机中,对码的捕获一般有两种方法:串行搜索方法和并行搜索方法。串行搜索方法硬件实现简单,但其捕获时间较长,计算量大,完成一个码搜索需约2分钟左右时间。导航接收机需要较高的数据更新率,这就要求捕获时间变得更短。重点研究在SDR(Software Defined Radio)平台上通过FFT实现频域并行快速捕获算法。使用Xilinx公司的系统级建模工具System Generator完成对XCVFX60FF1152这款V4系列的FPGA芯片编程,完成了频域捕获算法的硬件实现,并验证了结果的正确性。