期刊文献+
共找到2篇文章
< 1 >
每页显示 20 50 100
基于32位数字信号处理器和16位同步串行模数转换器的配用电监控终端设计 被引量:4
1
作者 施慧 徐琳茜 田世明 《电网技术》 EI CSCD 北大核心 2007年第21期72-76,共5页
采用32位控制型数字信号处理器、32位嵌入式先进精简指令集处理器和具有16位精度的同步采样串行接口模数转换器,设计并实现了全隔离的配用电监控终端。在设计中使用多重软硬件抗干扰措施,提高了装置的可靠性;应用软硬件缓冲技术和优化... 采用32位控制型数字信号处理器、32位嵌入式先进精简指令集处理器和具有16位精度的同步采样串行接口模数转换器,设计并实现了全隔离的配用电监控终端。在设计中使用多重软硬件抗干扰措施,提高了装置的可靠性;应用软硬件缓冲技术和优化的历史数据查询算法提高了系统效率。采用GPRS作为通信手段,并对其应用可靠性进行了深入研究和实践。在定点数字信号处理器中采用C语言编程,提高了系统的可靠性和可维护性。 展开更多
关键词 配用电 监控终端 32位数字信号处理器 嵌入式先进精简指令集处理器 16位同步串行模数转换器 抗干扰 可靠性 缓冲技术:通用分组无线业务(gprs)
在线阅读 下载PDF
SOC芯片的Top-Down设计方法 被引量:5
2
作者 余翔 熊光泽 《电子科技大学学报》 EI CAS CSCD 北大核心 2002年第6期585-589,共5页
基于单芯片系统是电子技术发展的主流,可改变传统的系统软、硬件设计方法,介绍了单芯片系统的支撑技术棗自顶向下设计方法的思想,讨论了其相关的信号处理系统设计自动化和软/硬件协同验证技术。结合GPRS终端数字基带处理器芯片设计,说... 基于单芯片系统是电子技术发展的主流,可改变传统的系统软、硬件设计方法,介绍了单芯片系统的支撑技术棗自顶向下设计方法的思想,讨论了其相关的信号处理系统设计自动化和软/硬件协同验证技术。结合GPRS终端数字基带处理器芯片设计,说明这一方法在单芯片设计中的应用。 展开更多
关键词 SOC芯片 Top-Down设计方法 单芯片系统 自顶向下设计方法 gprs终端数字基带处理器 软/硬件协同验证 集成电路
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部