期刊文献+
共找到12篇文章
< 1 >
每页显示 20 50 100
嵌入式逻辑分析技术及其在FPGA系统开发中的应用 被引量:8
1
作者 吕国亮 赵曙光 赵俊 《液晶与显示》 CAS CSCD 北大核心 2007年第2期227-229,共3页
介绍了嵌入式逻辑分析仪,特别是SignalTapⅡ的功能和特点。利用Chip EditorViews、Technology Map Viewer等工具,简要分析了SignalTapⅡ的内部结构和工作原理。结合实例,说明了如何使用SignalTapⅡ调试基于FPGA的数字系统。
关键词 显示控制器 现场可编程门阵列 嵌入式逻辑分析仪 signaltap
在线阅读 下载PDF
嵌入式逻辑分析仪在FPGA设计中的应用 被引量:10
2
作者 邓成 张亚妮 +1 位作者 白璘 孙肖子 《现代电子技术》 2006年第2期76-77,84,共3页
设计和验证超高密度FPGA的方法是采用逻辑分析仪、示波器和总线分析仪,通过测试头和连接器把信号送到仪器上。随着FPGA设计复杂度的增加,传统的测试方法受到局限。在FPGA内部嵌入逻辑分析核,构成一种嵌入式逻辑分析仪,对FPGA器件内部所... 设计和验证超高密度FPGA的方法是采用逻辑分析仪、示波器和总线分析仪,通过测试头和连接器把信号送到仪器上。随着FPGA设计复杂度的增加,传统的测试方法受到局限。在FPGA内部嵌入逻辑分析核,构成一种嵌入式逻辑分析仪,对FPGA器件内部所有的信号和节点进行测试,这一方法同样可以达到FPGA开发中硬件调试的要求,并且具有无干扰、便于升级和使用方便等优点。SignalTapⅡ正是这样一种嵌入式逻辑分析仪,本文详细介绍了其在调试FPGA时的具体方法和步骤。 展开更多
关键词 嵌入式 逻辑分析仪 fpga signaltap
在线阅读 下载PDF
基于嵌入式逻辑分析仪的FPGA测试 被引量:11
3
作者 李杨 孙玉国 金鑫 《仪器仪表学报》 EI CAS CSCD 北大核心 2006年第z3期2372-2373,共2页
在高度集成FPGA芯片测试中,其内部信号的实时获取与分析比较困难。对嵌入式逻辑分析仪SignalTapⅡ在FPGA测试中的应用进行了试验研究。将逻辑分析模块嵌入到FPGA信号发生器,构成一个逻辑分析仪。在FPGA芯片工作状态下,实现了内部信号的... 在高度集成FPGA芯片测试中,其内部信号的实时获取与分析比较困难。对嵌入式逻辑分析仪SignalTapⅡ在FPGA测试中的应用进行了试验研究。将逻辑分析模块嵌入到FPGA信号发生器,构成一个逻辑分析仪。在FPGA芯片工作状态下,实现了内部信号的获取与分析。实验结果表明,应用SignalTapⅡ对FPGA进行测试,操作方便,实时性较高。 展开更多
关键词 fpga 嵌入式逻辑分析仪 signaltap
在线阅读 下载PDF
基于FPGA的内部逻辑在线测试技术研究 被引量:10
4
作者 孟令军 李娜 《电测与仪表》 北大核心 2008年第11期34-37,共4页
随着FPGA集成度以及设计复杂度的增加,传统的测试方法受到局限。在高速FPGA测试中,内部信号的实时获取和分析比较困难。本文首先阐述了在线测试相关技术,详细说明了在QuartusII中使用嵌入式逻辑分析仪SignalTapII的具体方法和步骤,并给... 随着FPGA集成度以及设计复杂度的增加,传统的测试方法受到局限。在高速FPGA测试中,内部信号的实时获取和分析比较困难。本文首先阐述了在线测试相关技术,详细说明了在QuartusII中使用嵌入式逻辑分析仪SignalTapII的具体方法和步骤,并给出一个具体的设计实例。实验结果表明,应用SignalTapII对FPGA进行测试,操作方便,实时性较高。 展开更多
关键词 fpga signaltap 嵌入式逻辑分析仪 Quartus
在线阅读 下载PDF
一种基于FPGA的高速数据通道的实验方法 被引量:13
5
作者 郑争兵 魏瑞 陈正涛 《实验室研究与探索》 CAS 北大核心 2012年第12期78-81,共4页
为了提高EDA实验教学效果,提出1种基于FPGA的高速数据通道的设计和实验仿真方法。该高速数据通道结构基于乒乓操作的原理,利用Quartus II软件提供的软核双时钟FIFO实现数据的流水式处理。将FPGA作为DSP和数字上变频器AD9857的数据通道... 为了提高EDA实验教学效果,提出1种基于FPGA的高速数据通道的设计和实验仿真方法。该高速数据通道结构基于乒乓操作的原理,利用Quartus II软件提供的软核双时钟FIFO实现数据的流水式处理。将FPGA作为DSP和数字上变频器AD9857的数据通道构建测试平台,使用嵌入式逻辑分析仪SignalTap II实时获取测试管脚数据,验证设计的正确性。在可靠通信的条件下,FPGA与C6416之间接口数据率达到240 MBps,与AD9857接口的数据率达到22.4 MBps,系统的设计和实验方法简单,可以应用于高速数据流传输的场合。 展开更多
关键词 双时钟FIFO fpga 嵌入式逻辑分析仪 实验教学
在线阅读 下载PDF
一种基于FPGA/SOPC的逻辑分析仪设计 被引量:4
6
作者 许浩 宋跃 +1 位作者 余炽业 汪振 《仪表技术与传感器》 CSCD 北大核心 2009年第4期115-117,共3页
设计一种基于FPGA/SOPC的逻辑分析仪器,通过自定义的软核把各个外围功能部件和数字逻辑电路连结在一块FPGA中,在N ios-II软核的控制下自动实现32个通道、100 MHz采样速率、256 K存储深度的逻辑信号的采集、触发、存储及显示等功能。文... 设计一种基于FPGA/SOPC的逻辑分析仪器,通过自定义的软核把各个外围功能部件和数字逻辑电路连结在一块FPGA中,在N ios-II软核的控制下自动实现32个通道、100 MHz采样速率、256 K存储深度的逻辑信号的采集、触发、存储及显示等功能。文中详细介绍逻辑分析仪的SOPC设计思想和实现原理,同时叙述了采样和数据存储电路以及触发核中序列触发的设计方法。实践表明,该设计方法是有效和切实可行的。 展开更多
关键词 逻辑分析仪 fpga/SOPC NIOS-II 序列触发 数据采集
在线阅读 下载PDF
基于NiosⅡ的煤矿安全通信系统设计 被引量:1
7
作者 张玲 董磊 何伟 《重庆大学学报(自然科学版)》 EI CAS CSCD 北大核心 2006年第11期89-91,共3页
煤炭生产主要为地下作业,其环境恶劣,要求通信及时准确,又不能使用高频无线通信系统,因此急需一个专用通信系统,以保证其安全生产.为此,介绍了基于N iosⅡ处理器和μC/OS-Ⅱ嵌入式操作系统的煤矿安全通信系统的实现方法;具体说明了系统... 煤炭生产主要为地下作业,其环境恶劣,要求通信及时准确,又不能使用高频无线通信系统,因此急需一个专用通信系统,以保证其安全生产.为此,介绍了基于N iosⅡ处理器和μC/OS-Ⅱ嵌入式操作系统的煤矿安全通信系统的实现方法;具体说明了系统的基本原理、系统总体设计、硬件结构设计和用户自定义模块设计,以及通信主控制程序处理流程和实现方法.结果表明:采用N iosⅡ处理器既保证了通信的可靠性、音质清晰,又简化了系统规模,使系统可以及时升级更新. 展开更多
关键词 Nios fpga 嵌入式 用户自定义模块
在线阅读 下载PDF
基于FPGA的嵌入式逻辑分析仪设计 被引量:2
8
作者 何海婷 王召巴 《长沙电力学院学报(自然科学版)》 2006年第1期46-48,53,共4页
介绍了一种基于FPGA的嵌入式逻辑分析仪的工作原理,给出了它的部分控制信号的仿真结果.该分析仪不仅自成系统,还可以嵌入到其它系统当中,且其形成的移植性高的IP核可以根据需要方便地植入到别的器件中,使其具备逻辑分析功能.分析仪既可... 介绍了一种基于FPGA的嵌入式逻辑分析仪的工作原理,给出了它的部分控制信号的仿真结果.该分析仪不仅自成系统,还可以嵌入到其它系统当中,且其形成的移植性高的IP核可以根据需要方便地植入到别的器件中,使其具备逻辑分析功能.分析仪既可以现场测试,又可以进行远程监控测试. 展开更多
关键词 逻辑分析仪 fpga 嵌入式 IP核
在线阅读 下载PDF
DDS技术实现可调信号发生器 被引量:10
9
作者 黄雪梅 胡建生 +1 位作者 魏功辉 桂雄明 《现代电子技术》 2008年第9期80-82,共3页
介绍采用DDS技术、FPGA芯片和D/A转换器,设计一个频率、相位可控的多种输出波形信号发生器。基于QuartusⅡ软件设计实现,并下载至FPGA器件,使用SignalTapⅡ嵌入式逻辑分析仪进行实时测试。经过软件仿真和电路测试,输出波形达到了技术要... 介绍采用DDS技术、FPGA芯片和D/A转换器,设计一个频率、相位可控的多种输出波形信号发生器。基于QuartusⅡ软件设计实现,并下载至FPGA器件,使用SignalTapⅡ嵌入式逻辑分析仪进行实时测试。经过软件仿真和电路测试,输出波形达到了技术要求,能够满足多种试验的需要,且性能稳定,使用灵活,节约试验成本。 展开更多
关键词 fpga 信号发生器 DDS(直接数字频率合成器) signaltap 嵌入式逻辑分析仪
在线阅读 下载PDF
基于PXA255的嵌入式逻辑分析仪设计与研究
10
作者 徐光 汤志忠 《计算机工程与应用》 CSCD 北大核心 2006年第32期101-103,共3页
市场上常规的逻辑分析仪可移植性差、价格昂贵,使得这类仪器不能普遍应用于教学和科研实践中与各类硬件开发装置配合实现同步检测。介绍了一种嵌入式逻辑分析仪,该装置可嵌入到任意具有硬件测量功能的装置中。系统有效地将FPGA与PXA255... 市场上常规的逻辑分析仪可移植性差、价格昂贵,使得这类仪器不能普遍应用于教学和科研实践中与各类硬件开发装置配合实现同步检测。介绍了一种嵌入式逻辑分析仪,该装置可嵌入到任意具有硬件测量功能的装置中。系统有效地将FPGA与PXA255微处理器的特点结合在一起,实现数字域的逻辑分析功能,其特点灵活,可移植性强,具有很高的实用性。 展开更多
关键词 嵌入式系统 PXA255微处理器 现场可编程门阵列 XSCALE 逻辑分析仪 VHDL语言
在线阅读 下载PDF
逻辑分析仪的设计与实现 被引量:5
11
作者 庞利会 邓先荣 王军锋 《电力自动化设备》 EI CSCD 北大核心 2012年第9期149-152,共4页
设计了一款简易逻辑分析仪。采用数字信号采集以及数字示波器存储显示原理,以ARM芯片S3C44B0X与FPGA芯片EPC2Q208C6组成系统核心。该设计由数字信号发生器、数据采集、触发控制、数据存储、显示等模块构成。该设计具有多级采样时钟和32... 设计了一款简易逻辑分析仪。采用数字信号采集以及数字示波器存储显示原理,以ARM芯片S3C44B0X与FPGA芯片EPC2Q208C6组成系统核心。该设计由数字信号发生器、数据采集、触发控制、数据存储、显示等模块构成。该设计具有多级采样时钟和32路采样通道,具有测试速率高、多输入通道、触发方式多等优点。采用VHDL编程,在Quartus Ⅱ下进行编译、综合、仿真,然后下载到FPGA器件上成功实现了逻辑分析的常规功能,验证了该设计的正确性。 展开更多
关键词 ARM7 逻辑分析仪 fpga 数据采集 VHDL Quartus 设计
在线阅读 下载PDF
从混沌序列模型的生成到混沌序列的下载 被引量:1
12
作者 丁丽娜 丁群 杨自恒 《现代电子技术》 2006年第23期40-43,共4页
以Lorenz混沌方程为例,提出了利用FPGA技术实现混沌序列模型的一种方法。对数字积分器、量化电路进行设计,采用DSP Builder工具形成Lorenz混沌输出序列,并在FPGA实验开发系统上进行了下载,最后使用Agilent公司的1693A逻辑分析仪对实验... 以Lorenz混沌方程为例,提出了利用FPGA技术实现混沌序列模型的一种方法。对数字积分器、量化电路进行设计,采用DSP Builder工具形成Lorenz混沌输出序列,并在FPGA实验开发系统上进行了下载,最后使用Agilent公司的1693A逻辑分析仪对实验箱输出的序列进行了观察,详细地讲述了这一系列的过程。该设计方法根据系统需要和资源利用率可适当提高运算精度,并可应用于其他连续混沌系统中,有助于加快混沌系统在信息安全及保密通信领域中的应用。 展开更多
关键词 Lorenz混沌方程 fpga DSP BUILDER Quartus 逻辑分析仪
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部