期刊文献+
共找到7篇文章
< 1 >
每页显示 20 50 100
基于FLEX10K器件的虚拟电子仪器群 被引量:1
1
作者 宋跃 周明辉 唐峦石 《计算机工程与科学》 CSCD 2002年第3期80-83,共4页
本文介绍以AlteraFLEX1 0K器件为虚拟仪器核、辅之以少量的模拟与控制电路组成的一个虚拟仪器实体。在PC机控制下 ,在Windows95 /98中借助Delphi5 0实现人机界面 。
关键词 flex10k 器件 虚拟电子仪器群 PC机 控制电路 IC芯片
在线阅读 下载PDF
用FLEX10K10实现小型卷积处理器
2
作者 雷春 张保民 《南京理工大学学报》 EI CAS CSCD 北大核心 2001年第1期100-103,共4页
当对图像进行滤波、增强、边缘探测等处理时需要用到卷积运算 ,专用蕊片可以实现实时卷积运算 ,但价格昂贵 ,普通场合不易使用 ,随着大规模可编程逻辑器件 (FPGA)的出现 ,包括卷积在内的许多算法硬件实现变为可能。该文基于ALTERA公司的... 当对图像进行滤波、增强、边缘探测等处理时需要用到卷积运算 ,专用蕊片可以实现实时卷积运算 ,但价格昂贵 ,普通场合不易使用 ,随着大规模可编程逻辑器件 (FPGA)的出现 ,包括卷积在内的许多算法硬件实现变为可能。该文基于ALTERA公司的MAXPLUS开发软件 ,选用FLEX10K10器件 ,设计了一种能够对视频信号进行实时处理的卷积器 ,卷积窗口 3× 3,数据宽度 4bit× 8bit,延时2 0 0ns。 展开更多
关键词 处理机 实时系统 图像处理 现场可编程逻辑器件 flex10k10 卷积运算 卷积器
在线阅读 下载PDF
PC机中基于FLEX10K器件虚拟电子仪器群
3
作者 宋跃 周明辉 唐峦石 《电子测量技术》 2001年第4期28-31,共4页
文中介绍以Altrera公司FLEX10K器件为虚拟仪器核,辅之以少量必需的模拟与控制电路,组成一个多功能卡,在PC机控制下,在Windows95/98中借助Delphi5.0实现的人机界面,有效地实现频率计、多段存贮计时器、相位差计、数字IC块测试、单稳集成... 文中介绍以Altrera公司FLEX10K器件为虚拟仪器核,辅之以少量必需的模拟与控制电路,组成一个多功能卡,在PC机控制下,在Windows95/98中借助Delphi5.0实现的人机界面,有效地实现频率计、多段存贮计时器、相位差计、数字IC块测试、单稳集成块测试等多种常用电子仪器功能的设计原理与实现方法。 展开更多
关键词 虚拟仪器核 智能化 测试仪器 人机界面 引脚选择控制 flex10k PC机 微机
在线阅读 下载PDF
基于FLEX10K器件测控系统
4
作者 陆宇峰 韦志棉 《电子测量技术》 2002年第3期49-50,共2页
文中介绍了FLEX10K器件作为核心部分,外围采用8通道,10bit的高速A/D器件AD7778的遥测遥控系统。
关键词 遥控 遥测 信标 flex10k AD7778 数据采集
在线阅读 下载PDF
基于FLEX10K芯片的DDS设计与实现
5
作者 张艳艳 《电子测量技术》 2010年第9期73-76,共4页
基于FPGA技术,以MAX+plusⅡ作为设计开发平台,用VHDL语言作为描述工具,进行DDS各功能模块的硬件实现。用文本设计和原理图设计相结合的方法完成DDS主模块的综合实现,并在EDA开发实验箱上实现硬件下载,最终达到了用FLEX10K芯片实现DDS,... 基于FPGA技术,以MAX+plusⅡ作为设计开发平台,用VHDL语言作为描述工具,进行DDS各功能模块的硬件实现。用文本设计和原理图设计相结合的方法完成DDS主模块的综合实现,并在EDA开发实验箱上实现硬件下载,最终达到了用FLEX10K芯片实现DDS,频率输出范围在0~100kHz的预期设计目标。 展开更多
关键词 直接数字频率合成器(DDS) 现场可编程门阵列(FPGA) flex10k芯片
在线阅读 下载PDF
直接数字频率合成器DDS的设计 被引量:7
6
作者 刘玉良 刘国平 俞红杰 《浙江海洋学院学报(自然科学版)》 CAS 2004年第4期320-322,共3页
在分析直接数字频率合成器DDS工作原理及杂散影响的基础上,以8031单片机和CPLD芯片FLEX10K为主要硬件进行设计。设计过程采取了改善杂散的措施,测试表明DDS能产生0~11MHz的正弦输出信号,频率分辨率达到0.1Hz,满足电子系统的一般要求。
关键词 DDS 直接数字频率合成器 杂散 频率分辨率 flex10k 电子系统 输出信号 硬件 8031单片机 设计
在线阅读 下载PDF
基于FPGA的智力竞赛抢答器实验设计与实现 被引量:4
7
作者 杜新虎 韩芝侠 《实验室研究与探索》 CAS 2008年第3期36-39,共4页
针对大学生电子技术综合实验的要求,在介绍Max+plusⅡ的EDA软件平台的基础上,基于FPGA设计了一款实验用智力竞赛抢答器,给出了各模块及具体电路图。通过编辑、编译和器件编程,将编程器文件以在线配置方式下载到ISP实验板的EPF10K10LC84-... 针对大学生电子技术综合实验的要求,在介绍Max+plusⅡ的EDA软件平台的基础上,基于FPGA设计了一款实验用智力竞赛抢答器,给出了各模块及具体电路图。通过编辑、编译和器件编程,将编程器文件以在线配置方式下载到ISP实验板的EPF10K10LC84-4器件中,经实际电路测试验证,达到了预期的设计要求。该电路不但能实现互锁和自锁,并且能用声音、数字准确提示抢答的优先结果。 展开更多
关键词 FPGA 在系统 Max+plusⅡ flex10k 抢答器 仿真
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部