-
题名用解定位问题求延时优化驱动布局
被引量:2
- 1
-
-
作者
彭宇行
陈福接
陈书明
-
机构
国防科技大学计算机研究所
-
出处
《电子学报》
EI
CAS
CSCD
北大核心
1997年第2期110-112,共3页
-
文摘
延时优化驱动布局是为提高IC性能最早进行研究的课题之一,但目前的算法存在运算速度慢,设计结果欠佳等缺点.本文基于解定位问题,将布局过程分为初始定位、再定位和消除重选三个阶段.实验结果表明,它不仅布局速度快,而且能减小IC延时.
-
关键词
电子cad
布局
延时分析
集成电路
设计
-
Keywords
electronic cad,placement,timing analysis,timing-driven algorithm
-
分类号
TN402
[电子电信—微电子学与固体电子学]
-
-
题名VLSI性能驱动工艺映射算法
被引量:2
- 2
-
-
作者
彭宇行
陈福接
陈书明
-
机构
长沙国防科学技术大学计算机研究所
-
出处
《计算机学报》
EI
CSCD
北大核心
1996年第7期499-505,共7页
-
基金
"8.5同构型多处理机系统结构"研究经费的资助
-
文摘
在VLSI工艺映射过程中计算连线延时是非常困难的,因为此时未进行布图设计,不知道连线长度,本文提出一种称为布图算法驱动的工艺映射技术,其基本思想是研究面向映射的延时驱动布图算法,并用其进行工艺映射过程中的导线延时估计.
-
关键词
cad
工艺映射
布局
延时分析
VLSI
-
Keywords
electronic cad, technology mapping,placement,timing analysis.
-
分类号
TN470.2
[电子电信—微电子学与固体电子学]
-
-
题名VLSI定时驱动布局算法
被引量:3
- 3
-
-
作者
彭宇行
陈福接
-
机构
国防科学技术大学计算机研究所
-
出处
《计算机学报》
EI
CSCD
北大核心
1996年第1期10-15,共6页
-
基金
国防科工委"8.5同构型多处理机系统结构"研究经费资助
-
文摘
定时驱动布局算法是改善VLSI性能的重要措施,现有算法主要建立在面向网络和面向通路两种技术之上,仅获得局部最优解.本文以获得全局最优解为目标,从电路逻辑结构和传输延时出发,提出了面向电路最大延时的布局算法.实验表明,本算法是有效的.
-
关键词
定时驱动布局
VLSI
布图设计
算法
-
Keywords
electronic cad,timing analysis,timing-driven placement.
-
分类号
TN460.2
[电子电信—微电子学与固体电子学]
-
-
题名定时驱动布局问题的描述与算法
被引量:1
- 4
-
-
作者
彭宇行
陈福接
陈书明
-
机构
国防科学技术大学计算机研究所
-
出处
《计算机研究与发展》
EI
CSCD
北大核心
1996年第11期869-873,共5页
-
文摘
定时驱动布局是减小IC延时的重要手段。本文通过描述其目标函数与约束条件,给出一种用延时表示弹性系数的力向量算法。它具有速度快、布局目标准确等特点。
-
关键词
cad
延时分析
布局
集成电路
算法
-
Keywords
electronic cad, timing analysis, placement.
-
分类号
TN405.97
[电子电信—微电子学与固体电子学]
-