期刊文献+
共找到1篇文章
< 1 >
每页显示 20 50 100
面向高信道衰减的低功耗112 Gibit/s Duo-binary PAM4 SerDes发射机设计 被引量:2
1
作者 唐子翔 吕方旭 +3 位作者 师剑军 张金旺 王正 李鹏 《电光与控制》 CSCD 北大核心 2022年第11期82-85,90,共5页
为了解决串行收发机在强信道衰减下误码过高的问题,采用Duo-binary PAM4编码技术设计了一款低功耗的112 Gibit/s SerDes发射机。通过采用Duo-binary PAM4编码技术,解决了高速PAM4(Pulse Amplitude Modulation-4)信号衰减过大的问题;采用... 为了解决串行收发机在强信道衰减下误码过高的问题,采用Duo-binary PAM4编码技术设计了一款低功耗的112 Gibit/s SerDes发射机。通过采用Duo-binary PAM4编码技术,解决了高速PAM4(Pulse Amplitude Modulation-4)信号衰减过大的问题;采用CMOS的1/4速架构的4∶1合路器,降低了发射机的系统功耗;采用阻抗校准电路,提高了Duo-binary PAM4发射机的线性度。该发射机采用CMOS 28 nm工艺设计,0.9 V电压供电。仿真结果表明:该发射机在20.9 dB强信道衰减下,可以工作在112 Gibit/s,功耗为1.9 pJ/bit,且线性度达到88.3%。 展开更多
关键词 duo-binary pam4编码 1/4速架构的4∶1合路器 阻抗校准电路 强信道
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部