期刊文献+
共找到78篇文章
< 1 2 4 >
每页显示 20 50 100
混沌吸引子的DSP Builder设计方法 被引量:8
1
作者 李国辉 李亚安 杨宏 《探测与控制学报》 CSCD 北大核心 2009年第6期60-63,共4页
为了克服模拟电路混沌系统设计易受外界条件影响,提出了一种基于DSP Builder设计混沌吸引子的方法。以整数阶Jerk混沌系统为例,采用一阶数字差分算法使混沌系统离散化,利用Matlab/Simulink中的DSP Builder工具箱设计了一个混沌电路模型... 为了克服模拟电路混沌系统设计易受外界条件影响,提出了一种基于DSP Builder设计混沌吸引子的方法。以整数阶Jerk混沌系统为例,采用一阶数字差分算法使混沌系统离散化,利用Matlab/Simulink中的DSP Builder工具箱设计了一个混沌电路模型。仿真结果表明,DSP Builder下与Matlab下仿真结果基本一致,这为混沌系统的数字化设计提供了新的思路。 展开更多
关键词 Jerk混沌系统 一阶差分法 dspbuilder FPGA
在线阅读 下载PDF
基于DSP Builder的DDS设计及其FPGA实现 被引量:7
2
作者 王杰 马玲 +1 位作者 刘苇娜 王子旭 《现代电子技术》 2006年第14期11-12,15,共3页
直接数字合成器(DDS)具有较高的频率分辨率,可以实现频率快速切换,并且在频率改变时能保持相位的连续,很容易实现频率、相位和幅度的数字调制。从DDS的原理出发,介绍了一种基于DSP Builder查找表结构的DDS设计,并通过QuartusⅡ完成对FPG... 直接数字合成器(DDS)具有较高的频率分辨率,可以实现频率快速切换,并且在频率改变时能保持相位的连续,很容易实现频率、相位和幅度的数字调制。从DDS的原理出发,介绍了一种基于DSP Builder查找表结构的DDS设计,并通过QuartusⅡ完成对FPGA器件的配置下载过程。可编程逻辑器件具有器件规模大、工作速度快及可编程的硬件特点,非常适合用来实现DDS。 展开更多
关键词 直接数字合成器 现场可编程门阵列 dsp builder Quartus
在线阅读 下载PDF
从Simulink模型自动生成VHDL代码——基于DSP Builder的FPGA设计流程 被引量:7
3
作者 张志亮 赵刚 齐星刚 《现代电子技术》 2004年第23期4-6,共3页
介绍了基于 Altera提供的 DSP Builder开发工具从 Simulink模型自动生成 VHDL 代码的一种新的 F PGA设计流程 ,并基于此流程实现了一个 7阶 F IR数字低通滤波器。
关键词 dsp builder SIMULINK 自动生成 FPGA设计流程
在线阅读 下载PDF
基于MATLAB和Dsp Builder的电网信号FIR滤波器设计 被引量:8
4
作者 葛远香 胡开明 《东华理工大学学报(自然科学版)》 CAS 2010年第2期197-200,共4页
针对FIR数字滤波器的基本原理和结构特点,利用DSP Builder技术,将MatLab/Simulink设计工具和QuartusⅡ有效的结合起来,根据电网谐波分析的要求设计了64阶低通FIR滤波器,对该滤波器的性能进行了仿真,并将设计下载到FPGA中进行了硬件测试... 针对FIR数字滤波器的基本原理和结构特点,利用DSP Builder技术,将MatLab/Simulink设计工具和QuartusⅡ有效的结合起来,根据电网谐波分析的要求设计了64阶低通FIR滤波器,对该滤波器的性能进行了仿真,并将设计下载到FPGA中进行了硬件测试,测试结果表明:采用该方法设计FIR滤波器简单易行,可缩短设计进程,设计出的滤波器的性能稳定可靠,达到了预期目标。 展开更多
关键词 FPGA dsp builder MATLAB工具箱 FIR数字滤波器
在线阅读 下载PDF
基于Matlab/DSP Builder任意波形信号发生器的两种设计 被引量:5
5
作者 王康佳 刘诗伟 孙番典 《现代电子技术》 2011年第3期179-181,184,共4页
根据传统型任意波形信号发生器和基于DDS任意波形信号发生器的设计原理,采用Matlab/DSP Builder的建模方法,在DSP Builder平台上完成两种原理的系统建模和仿真,并用SignalCompiler工具对模型进行编译,产生QuartusⅡ能够识别的VHDL源程序... 根据传统型任意波形信号发生器和基于DDS任意波形信号发生器的设计原理,采用Matlab/DSP Builder的建模方法,在DSP Builder平台上完成两种原理的系统建模和仿真,并用SignalCompiler工具对模型进行编译,产生QuartusⅡ能够识别的VHDL源程序,并通过FPGA芯片EP2C8Q208C来实现,最后用SignalTapⅡ进行硬件测试。经系统仿真和硬件测试,证明两种设计方法的正确性。比较传统的硬件描述语言建模,该方法设计简单、修改方便、成本低、不涉及到任何编程,对硬件理论知识要求不高,实现起来容易。 展开更多
关键词 dsp builder DDS 任意波形信号发生器 SIMULINK SignalTapⅡ
在线阅读 下载PDF
基于DSP Builder的14阶FIR滤波器的设计 被引量:7
6
作者 张淼 伏云昌 《现代电子技术》 2007年第21期185-186,共2页
数字滤波器在数字信号处理的各种应用中有着广泛的应用。数字滤波器既可以是有限长单脉冲响应(FIR)滤波器也可以是无限长单脉冲响应(IIR)滤波器。通过两者特点的比较,按照Matlab/Simulink/DSP Builder/QuartusⅡ的流程,设计了一个14阶的... 数字滤波器在数字信号处理的各种应用中有着广泛的应用。数字滤波器既可以是有限长单脉冲响应(FIR)滤波器也可以是无限长单脉冲响应(IIR)滤波器。通过两者特点的比较,按照Matlab/Simulink/DSP Builder/QuartusⅡ的流程,设计了一个14阶的FIR滤波器,并进行了相关仿真,提出了一种在实际硬件中测试的方法,从而验证了采用DSP Builder实现滤波器设计的硬件化的独特优势。 展开更多
关键词 SIMULINK dsp builder QuartusⅡ FIR滤波器
在线阅读 下载PDF
基于DSP Builder的分布式算法的FIR数字低通滤波器设计 被引量:4
7
作者 李伟 武鹏飞 陈宏霖 《计算机应用》 CSCD 北大核心 2015年第A02期335-338,共4页
针对利用现场可编辑门阵列(FPGA)设计有限长冲击响应(FIR)数字滤波器中如何降低硬件资源消耗、提高硬件资源利用率的问题,提出一种改进的分布式算法。该算法是将固定系数的FIR滤波器系统单位脉冲响应事先存储在查找表中,利用搜索查找表... 针对利用现场可编辑门阵列(FPGA)设计有限长冲击响应(FIR)数字滤波器中如何降低硬件资源消耗、提高硬件资源利用率的问题,提出一种改进的分布式算法。该算法是将固定系数的FIR滤波器系统单位脉冲响应事先存储在查找表中,利用搜索查找表得到运算结果,而不是使用传统的硬件方式来实现乘累加运算。介绍了以Altera公司的DSP Builder软件作为设计18阶FIR数字低通滤波器设计工具的具体流程和方法。通过Simulink和硬件在环(HIL)模块的引入,将设计模块下载到FPGA,进行软硬件协同仿真,给出滤波器的性能指标的实测结果。实测结果表明,所设计的18阶分布式算法低通滤波器截止频率为5.6 k Hz,带内波动:<0.5 d B,带外抑制:>18 d B,消耗的逻辑单元数量仅为442个较同阶的传统数字滤波器小一个数量级。因此,利用分布式算法设计的滤波器不仅其性能指标能够满足设计要求,对硬件资源的使用效率也有极大的改善。 展开更多
关键词 分布式算法 有限长冲击响应数字低通滤波器 dsp builder SIMULINK 硬件在环 现场可编辑门阵列
在线阅读 下载PDF
基于DSP Builder的16阶FIR滤波器实现 被引量:3
8
作者 范寒柏 司加祯 《现代电子技术》 2009年第20期193-195,共3页
现场可编程门阵列(FPGA)器件广泛用于数字信号处理领域,而使用VHDL或VerilogHDL语言进行设计的难度较大。提出一种采用DSP Builder实现FIR滤波器的设计方案,按照Matlab/Simulink/DSP Builder/Modelsim/QuartusⅡ的设计流程,设计一个16阶... 现场可编程门阵列(FPGA)器件广泛用于数字信号处理领域,而使用VHDL或VerilogHDL语言进行设计的难度较大。提出一种采用DSP Builder实现FIR滤波器的设计方案,按照Matlab/Simulink/DSP Builder/Modelsim/QuartusⅡ的设计流程,设计一个16阶的FIR低通滤波器,并完成了软硬件的仿真与验证。结果表明,该方法简单易行,可满足设计要求,它验证了采用DSP Builder实现滤波器设计的独特优势。 展开更多
关键词 FIR滤波器 SIMULINK dsp builder Quartus
在线阅读 下载PDF
基于DSP Builder的视觉目标跟踪实现 被引量:1
9
作者 李忠 毛建国 +3 位作者 吴学旺 卢文玉 张俊秀 陆广敏 《重庆理工大学学报(自然科学)》 CAS 2010年第8期6-11,共6页
提出了一种基于FPGA的DSP Builder目标跟踪设计方法,通过对Mean Shift目标跟踪算法进行并行设计,在兼顾系统模型复杂性和FPGA硬件资源成本的基础上,提高了目标跟踪的实时性。实验结果证明,目标跟踪的实时性与系统模型设计的并行程度成正... 提出了一种基于FPGA的DSP Builder目标跟踪设计方法,通过对Mean Shift目标跟踪算法进行并行设计,在兼顾系统模型复杂性和FPGA硬件资源成本的基础上,提高了目标跟踪的实时性。实验结果证明,目标跟踪的实时性与系统模型设计的并行程度成正比,所设计的系统基本能够满足高速视觉目标跟踪的实时性要求。 展开更多
关键词 均值平移算法 dsp builder FPGA 目标跟踪 实时性
在线阅读 下载PDF
基于DSP Builder的电子技术仿真实验平台 被引量:2
10
作者 付莉 高兴泉 《实验技术与管理》 CAS 北大核心 2015年第1期134-137,共4页
为解决电子技术课程学时少、实验量大,学生对系统级通信知识了解少而难于建立模型的问题,提出一种基于DSP Builder的电子技术仿真实验平台的设计方法。以FSK调制器、幅度调制信号发生器和移相信号发生器为例,分别在该仿真实验平台建立... 为解决电子技术课程学时少、实验量大,学生对系统级通信知识了解少而难于建立模型的问题,提出一种基于DSP Builder的电子技术仿真实验平台的设计方法。以FSK调制器、幅度调制信号发生器和移相信号发生器为例,分别在该仿真实验平台建立模型并利用DSP Builder软件进行系统仿真,最终转换为硬件语言模块下载到硬件中,利用FPGA中的逻辑分析仪再次验证移相信号发生器设计的结果。在算法级系统设计方面,该仿真实验平台易于建立模型,实现简单,有利于学生对电子技术知识的掌握,增强自主学习能力。 展开更多
关键词 电子技术 dsp builder/FPGA 移相信号发生器 实验平台
在线阅读 下载PDF
利用DSP Builder设计直序扩频通信系统 被引量:2
11
作者 王前 李韬 《实验技术与管理》 CAS 北大核心 2009年第4期55-57,157,共4页
分析了直接序列扩频原理,着重介绍了在DSPBuilder平台上对直序扩频系统的建模,同时对比了系统的Simulink仿真结果和MODELSIM仿真结果。比较传统的硬件描述语言建模,该方法设计简单,提高了设计效率。
关键词 dsp builder 直接序列扩频 硬件描述语言
在线阅读 下载PDF
基于DSP Builder的2FSK调制解调器设计 被引量:1
12
作者 杨守良 吴荐 《现代电子技术》 2007年第17期38-40,共3页
根据2FSK调制解调器的基本理论,采用DDS(直接数字合成)技术在不同频率信号的切换时能保持相位连续的优点来设计2FSK调制模型,采用自延迟解调法设计了2FSK的解调模型。然后利用Simulink下的DSP Builder工具箱搭建了这两个模型,并在Matlab... 根据2FSK调制解调器的基本理论,采用DDS(直接数字合成)技术在不同频率信号的切换时能保持相位连续的优点来设计2FSK调制模型,采用自延迟解调法设计了2FSK的解调模型。然后利用Simulink下的DSP Builder工具箱搭建了这两个模型,并在Matlab/Simulink下对此模型进行了仿真,验证了模型的正确性。此设计可以简化2FSK调制解调器系统的硬件电路,提高系统的可靠性与灵活性,而且成本低、修改方便,对硬件理论知识要求不高,实现起来容易。 展开更多
关键词 dsp builder FSK 调制解调器 FPGA
在线阅读 下载PDF
全相位FRM陷波原理及其DSP Builder实现
13
作者 吕卫 崔海涛 黄翔东 《天津大学学报》 EI CAS CSCD 北大核心 2012年第4期331-337,共7页
为设计出陷波点可精确控制、具有高陷波深度及低硬件复杂度的陷波器,提出了一种结合频率响应屏蔽(FRM)技术与全相位滤波技术的高效陷波器实现结构.在分析双相移组合全相位陷波器陷波深度不足的基础上,指出原型滤波器和屏蔽滤波器内含的... 为设计出陷波点可精确控制、具有高陷波深度及低硬件复杂度的陷波器,提出了一种结合频率响应屏蔽(FRM)技术与全相位滤波技术的高效陷波器实现结构.在分析双相移组合全相位陷波器陷波深度不足的基础上,指出原型滤波器和屏蔽滤波器内含的单窗全相位卷积窗是陷波深度得以大幅度增大的根本原因,理论推导出陷波器频率响应表达式,证明了在平移参数λ取非1/2整数倍的情况下,提出的陷波结构无需任何补偿和校正措施,其陷波深度高达约-200,dB.借助Altera开发工具DSP Builder对所提出的陷波结构进行建模、仿真,产生QuartusⅡ能够识别的VHDL源程序,利用ModelSim进行RTL级仿真,综合、适配并下载至FPGA芯片.实验结果验证了设计方法的正确性和实用性. 展开更多
关键词 频率响应屏蔽 全相位 陷波器 衰减特性 dspbuilder FPGA
在线阅读 下载PDF
基于DSP Builder的电液伺服系统控制器设计研究
14
作者 晁智强 李华莹 +1 位作者 陈强 苏力刚 《机床与液压》 北大核心 2009年第1期117-119,共3页
基于DSP Builder、QuartusⅡ,介绍了现代DSP技术在电液伺服系统中的应用。并结合带钢卷取电液伺服系统,应用DSPBuilder设计了数字PID控制器,仿真结果表明该方法是有效的。
关键词 dsp builder 电液伺服系统 FPGA
在线阅读 下载PDF
基于DSP Builder的正交矢量型数字锁相放大器实现 被引量:7
15
作者 陈宇泽 邢维巍 樊尚春 《现代电子技术》 北大核心 2015年第1期62-65,共4页
微弱信号检测技术在当今科学研究领域必不可少,其中锁相放大技术由于在速度和精度这两个方面都能达到很高的要求,因而在微弱信号检测领域得到大量使用。使用DSP Builder可以更加方便高效地进行设计。以DSP Builder软件为工具,介绍了正... 微弱信号检测技术在当今科学研究领域必不可少,其中锁相放大技术由于在速度和精度这两个方面都能达到很高的要求,因而在微弱信号检测领域得到大量使用。使用DSP Builder可以更加方便高效地进行设计。以DSP Builder软件为工具,介绍了正交矢量型数字锁相放大器各个模块的设计,并对整体设计进行了验证,仿真结果证实设计可行。 展开更多
关键词 微弱信号 锁相放大器 dsp builder 正交矢量
在线阅读 下载PDF
自顶向下基于DSP Builder的PID控制系统开发 被引量:6
16
作者 戢方 雷勇 王俊 《现代电子技术》 2007年第9期127-129,共3页
介绍了一种控制领域里FPGA设计的新方法。通过将Matlab中的Simulink组件Altera DSP Builder应用于PID控制系统的开发,在算法级上将现在新的SoC开发软件引入到了控制系统的顶层设计中来。这种应用以FPGA硬件本身的优点解决了传统分立元... 介绍了一种控制领域里FPGA设计的新方法。通过将Matlab中的Simulink组件Altera DSP Builder应用于PID控制系统的开发,在算法级上将现在新的SoC开发软件引入到了控制系统的顶层设计中来。这种应用以FPGA硬件本身的优点解决了传统分立元件电路缺点,同时加速了控制算法设计的顶层实现,从而大大提高将各种新型PID算法广泛应用于实际工业控制系统的可行性。 展开更多
关键词 dsp builder PID控制 FPGA MODELSIM Quartus
在线阅读 下载PDF
基于DSP Builder的并行中值滤波算法的设计与实现 被引量:4
17
作者 罗坤 肖铁军 《计算机工程与设计》 CSCD 北大核心 2009年第6期1413-1416,共4页
研究了一种适合采用现场可编程逻辑(FPGA)消除图像随机噪声的算法以及用DSPBuilder实现该算法的硬件电路设计。结合FPGA并行计算的特点,采用滑动窗口和模块化设计思想,对常规中值滤波算法的结构进行改进,提高了算法的运算速度,简化硬件... 研究了一种适合采用现场可编程逻辑(FPGA)消除图像随机噪声的算法以及用DSPBuilder实现该算法的硬件电路设计。结合FPGA并行计算的特点,采用滑动窗口和模块化设计思想,对常规中值滤波算法的结构进行改进,提高了算法的运算速度,简化硬件结构。通过仿真和FPGA验证结果表明,该算法可以有效消除图像随机噪声,同时处理延时短,可以满足嵌入式系统的实时性要求。 展开更多
关键词 dsp builder 滑动窗口 FPGA 模块化设计 并行计算
在线阅读 下载PDF
基于DSP Builder的巴克码检出设计及FPGA实现 被引量:2
18
作者 任璟 张安堂 岳鸿鹏 《电光与控制》 北大核心 2010年第11期86-88,共3页
巴克码是最常用的帧同步码组。为了实现巴克码组的有效检出,利用DSP Builder设计了一种新的13位巴克码识别器电路。在Matlab/Simulink中对设计的电路进行了纯数字仿真,然后将设计的系统载入到FPGA芯片中,运用硬件在回路仿真技术进行半... 巴克码是最常用的帧同步码组。为了实现巴克码组的有效检出,利用DSP Builder设计了一种新的13位巴克码识别器电路。在Matlab/Simulink中对设计的电路进行了纯数字仿真,然后将设计的系统载入到FPGA芯片中,运用硬件在回路仿真技术进行半实物仿真。结果表明,基于DSP Builder设计的巴克码检出电路简单易行、稳定可靠,达到了预期的要求。 展开更多
关键词 信号传输 帧同步 巴克码识别器 dsp builder 硬件在回路仿真
在线阅读 下载PDF
基于DSP Builder全数字接收机定时载波同步算法的实现 被引量:2
19
作者 陈舒 刘奇佳 +1 位作者 刘昌清 赵克明 《中国科学院研究生院学报》 CAS CSCD 2008年第2期238-243,共6页
讨论了全数字接收机中同步算法的设计与实现,给出了基于Gardner反馈环路的定时同步算法和基于数字Costas环的载波相位补偿算法的定点实现方案,并在Altera公司的DSP Builder上实现了该算法.计算机仿真和FPGA(Field Programmable Gate Arr... 讨论了全数字接收机中同步算法的设计与实现,给出了基于Gardner反馈环路的定时同步算法和基于数字Costas环的载波相位补偿算法的定点实现方案,并在Altera公司的DSP Builder上实现了该算法.计算机仿真和FPGA(Field Programmable Gate Array)实现都验证了其有效性,测试结果表明,该系统信噪比恶化小于1.5dB,时钟捕捉带大于±1%,载波频差捕捉带大于±4%. 展开更多
关键词 全数字接收机 GARDNER算法 数字COSTAS环 dsp builder
在线阅读 下载PDF
基于DSP Builder的带宽自适应全数字锁相环的设计与实现 被引量:1
20
作者 李勇 朱立军 单长虹 《现代电子技术》 2010年第16期1-4,共4页
提出一种设计全数字锁相环的新方法,采用基于PI控制算法的环路滤波器,在分析模拟锁相环系统的数学模型的基础上,建立了带宽自适应全数字锁相环的数学模型。使用DSP Builder在Matlab/Simulink环境下搭建系统模型,并采用FPGA实现了硬件电... 提出一种设计全数字锁相环的新方法,采用基于PI控制算法的环路滤波器,在分析模拟锁相环系统的数学模型的基础上,建立了带宽自适应全数字锁相环的数学模型。使用DSP Builder在Matlab/Simulink环境下搭建系统模型,并采用FPGA实现了硬件电路。软件仿真和硬件测试的结果证明了该设计的正确性和易实现性。该锁相环具有锁频速度快、频率跟踪范围宽的特点。同时,系统设计表明基于DSP Builder的设计方法可缩短设计周期,提高设计的灵活性。 展开更多
关键词 dsp builder 带宽自适应 PI控制 全数字锁相环
在线阅读 下载PDF
上一页 1 2 4 下一页 到第
使用帮助 返回顶部