期刊文献+
共找到5篇文章
< 1 >
每页显示 20 50 100
微电成像测井仪中数字相敏检波开方算法的改进及DSP实现 被引量:6
1
作者 徐方友 肖宏 +1 位作者 曹启刚 马雪青 《仪表技术与传感器》 CSCD 北大核心 2011年第4期17-19,共3页
研究了微电阻率成像测井仪中数字相敏检波开方算法的改进及其DSP实现。介绍了数字相敏检波的基本原理,给出了线性逼近开方算法的优缺点,针对线性逼近算法精度不高的缺点提出一种线性逼近和牛顿拉夫逊相结合的新算法,并给出新算法与线性... 研究了微电阻率成像测井仪中数字相敏检波开方算法的改进及其DSP实现。介绍了数字相敏检波的基本原理,给出了线性逼近开方算法的优缺点,针对线性逼近算法精度不高的缺点提出一种线性逼近和牛顿拉夫逊相结合的新算法,并给出新算法与线性逼近算法的相对误差图,展现了新算法在计算精度上的优越性,然后给出新算法DSP实现的程序流程图和实验结果。得出新开方算法不仅能够满足测井实时计算的要求,而且还能提高信号检测的线性度的结论。 展开更多
关键词 数字检波 开方算法 成像测井
在线阅读 下载PDF
基于LabVIEW的数字相敏检波器实现 被引量:3
2
作者 张家田 周超 严正国 《现代电子技术》 2012年第16期143-145,共3页
根据数字相敏检波的原理,在LabVIEW环境实现了数字相敏检波算法,并分析了算法性能。实验结果表明,整周期采样时,信噪比低至-20dB时的幅度误差小于0.2%,相位误差小于0.7%。为进一步验证,还利用NI公司的波形生成卡和数据采集卡模拟了数字... 根据数字相敏检波的原理,在LabVIEW环境实现了数字相敏检波算法,并分析了算法性能。实验结果表明,整周期采样时,信噪比低至-20dB时的幅度误差小于0.2%,相位误差小于0.7%。为进一步验证,还利用NI公司的波形生成卡和数据采集卡模拟了数字相敏检波在实际中的应用效果。 展开更多
关键词 数字检波 LABVIEW 算法性能 整周期采样
在线阅读 下载PDF
核磁共振测井微弱信号DPSD提取算法研究 被引量:1
3
作者 张嘉伟 薛志波 +1 位作者 王光伟 宋公仆 《中国测试》 CAS 北大核心 2012年第1期78-81,共4页
针对核磁共振测井中采集到的核磁回波信号十分微弱的特点,提出一种微弱信号的提取处理算法(DPSD,相敏检波算法),详细分析了DPSD算法的特点以及数字DPSD算法的实现方法,并对DPSD算法的频谱进行详细分析,提出一种通过FPGA并行执行DPSD算... 针对核磁共振测井中采集到的核磁回波信号十分微弱的特点,提出一种微弱信号的提取处理算法(DPSD,相敏检波算法),详细分析了DPSD算法的特点以及数字DPSD算法的实现方法,并对DPSD算法的频谱进行详细分析,提出一种通过FPGA并行执行DPSD算法提高运算速度、增强数据运算时实型的设计。目前已经成功实现该数字DPSD并行回波数据处理算法,并在实际测井过程中得到了很好的应用效果。 展开更多
关键词 核磁共振 微弱信号 CPMG序列 dpsd相敏检波算法
在线阅读 下载PDF
基于DPSD算法的交流电磁场检测系统的研制 被引量:2
4
作者 徐有芳 任尚坤 袁润冲 《仪表技术与传感器》 CSCD 北大核心 2023年第2期121-126,共6页
文中以FPGA为核心设计基于DPSD算法的ACFM检测系统,实现对检测信号自适应滤波,提取幅值的功能。系统由探头、前端处理电路、FPGA、上位机软件组成,并基于FPGA设计DDS激励源。以不锈钢板为测试对象设计试验,验证系统性能。结果表明:系统... 文中以FPGA为核心设计基于DPSD算法的ACFM检测系统,实现对检测信号自适应滤波,提取幅值的功能。系统由探头、前端处理电路、FPGA、上位机软件组成,并基于FPGA设计DDS激励源。以不锈钢板为测试对象设计试验,验证系统性能。结果表明:系统针对微小裂纹具有良好的检出效果,且在系统稳定性、集成性及灵活性方面具有很好性能。 展开更多
关键词 交流电磁场检测(ACFM) FPGA 数字检波(dpsd) 直接数字频率合成(DDS) 信号采集 信号处理
在线阅读 下载PDF
改进的NMR测井仪中回波检测快速算法 被引量:2
5
作者 程晶晶 龚治宇 +2 位作者 孙豫斌 潘浩 吴磊 《仪表技术与传感器》 CSCD 北大核心 2017年第3期30-33,共4页
为了减少核磁共振测井回波信号处理算法使用的逻辑资源,并增强算法的实时处理性能,设计了一种基于FPGA的数字相敏检波算法。采用分布式算法,将数字相敏检波算法中乘累加运算转换为查找表和累加器移位操作,充分利用FPGA逻辑资源,提高数... 为了减少核磁共振测井回波信号处理算法使用的逻辑资源,并增强算法的实时处理性能,设计了一种基于FPGA的数字相敏检波算法。采用分布式算法,将数字相敏检波算法中乘累加运算转换为查找表和累加器移位操作,充分利用FPGA逻辑资源,提高数据的处理速度。在基于Flash架构的FPGA(A3P1000)的硬件平台上的测试结果表明:改进算法的逻辑资源占用率仅为13%,能使最高频率为4.32 MHz的回波信号的信噪比得到显著提升,算法性能满足井下回波数据处理的时间要求和精度要求。 展开更多
关键词 核磁共振测井 数字检波 现场可编程门阵列 分布式算法
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部