期刊文献+
共找到2篇文章
< 1 >
每页显示 20 50 100
CRC循环冗余校验码并行算法的FPGA实现 被引量:8
1
作者 石林艳 罗汉文 《有线电视技术》 2005年第8期60-63,共4页
CRC循环冗余校验是数字数据通信中最常用的差错控制编码方法之一。在多种通信协议的帧结构中有一个16位或32位的FCS(FrameCheckSequence),就是利用CRC编码保证数据帧的无误传输。本文阐述了CRC循环冗余校验码基本原理,根据实际系统需要... CRC循环冗余校验是数字数据通信中最常用的差错控制编码方法之一。在多种通信协议的帧结构中有一个16位或32位的FCS(FrameCheckSequence),就是利用CRC编码保证数据帧的无误传输。本文阐述了CRC循环冗余校验码基本原理,根据实际系统需要,建立了并行处理算法的数学模型,并且在FPGA芯片中实现了该并行算法。 展开更多
关键词 循环冗余校验 并行算法 FPGA实现 FPGA芯片 CHECK CRC编码 编码方法 差错控制 数据通信 通信协议 基本原理 实际系统 数学模型 并行处理 32 16位 帧结构 数据帧
在线阅读 下载PDF
基于FPGA的以太网物理层信号处理器的研究 被引量:5
2
作者 汪昆 冯冬芹 《电子器件》 EI CAS 2005年第4期855-858,共4页
为了利用FPGA灵活实现以太网中继器芯片和编解码芯片的功能,本处理器采用自上而下的模块化设计思想,实现了Manchester编码的编解码算法,开创性地将FPGA应用在以太网物理信号的处理上,同时该处理器还实现了部分数据链路层的功能,例如CRC... 为了利用FPGA灵活实现以太网中继器芯片和编解码芯片的功能,本处理器采用自上而下的模块化设计思想,实现了Manchester编码的编解码算法,开创性地将FPGA应用在以太网物理信号的处理上,同时该处理器还实现了部分数据链路层的功能,例如CRC-32差错校验算法。拓宽了FPGA在数字信号处理领域的应用,更为FPGA将以太网物理层和数据链路层信号处理统一实现提供了有效地解决方案。 展开更多
关键词 FPGA 编解码算法 crc-32差错校验算法
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部