期刊文献+
共找到24篇文章
< 1 2 >
每页显示 20 50 100
CPLD和FPGA器件性能特点与应用 被引量:9
1
作者 任敏 庞杰 胡庆 《传感技术学报》 CAS CSCD 2002年第2期165-168,共4页
复杂可编程逻辑器件 (CPLD)和现场可编程门阵列 (FPGA)是近年来迅速发展的大规模可编程专用集成电路(ASIC) ,在数字系统设计和控制电路中越来越受到重视 .文章介绍了这两种器件的基本结构、性能特点、设计流程及设计方法 .
关键词 可编程ASIC 数字系统设计 FPGA cpld
在线阅读 下载PDF
基于CPLD的数字系统设计 被引量:6
2
作者 王淑文 《现代电子技术》 2007年第12期184-185,188,共3页
介绍了应用可编程逻辑器件CPLD及硬件描述语言VHDL设计数字系统的方法,说明基于CPLD器件进行数字系统设计的特点、VHDL设计流程,重点介绍了在数字系统设计中,采用CPLD设计是一种基于芯片的、层次化、自顶向下的方法。以数字频率计设计为... 介绍了应用可编程逻辑器件CPLD及硬件描述语言VHDL设计数字系统的方法,说明基于CPLD器件进行数字系统设计的特点、VHDL设计流程,重点介绍了在数字系统设计中,采用CPLD设计是一种基于芯片的、层次化、自顶向下的方法。以数字频率计设计为例,说明基于可编程逻辑器件的数字系统设计的方法。 展开更多
关键词 可编程逻辑器件cpld 数字系统设计 VHDL 自顶向下
在线阅读 下载PDF
基于CPLD的序列信号检测器设计与实现 被引量:5
3
作者 罗朝霞 《现代电子技术》 2005年第11期59-60,63,共3页
采用EDA(Electronic Design Automation)技术和可编程逻辑器件进行通信系统的设计已经得到了越来越广泛地应用。通过用VHDL硬件描述语言和Altera公司生产的复杂可编程逻辑器件(Complex Programmable Logic Device)EPM7032LC446设计序列... 采用EDA(Electronic Design Automation)技术和可编程逻辑器件进行通信系统的设计已经得到了越来越广泛地应用。通过用VHDL硬件描述语言和Altera公司生产的复杂可编程逻辑器件(Complex Programmable Logic Device)EPM7032LC446设计序列信号检测电路的过程,详细介绍了Max+plus集成开发软件在现代数字系统设计中的应用,并对使用该软件开发设计平台进行设计时每一步容易出现的问题进行了详细讨论。 展开更多
关键词 EDA VHDL Max+plusⅡ cpld器件 数字系统设计
在线阅读 下载PDF
XC9500系列CPLD在数字系统设计中的应用
4
作者 黎莉 张晓冬 苏治国 《现代电子技术》 2002年第7期25-26,共2页
XC950 0是 Xilinx公司推出的 CPLD器件 ,在数字系统设计中的应用非常广泛。详细分析了 XC950 0系列CPLD的特点、结构及功能 ,并总结了如何在设计考虑器件电源、频率方面的要求 ,以使
关键词 cpld 可编程器件 数字系统设计 XC9500系列
在线阅读 下载PDF
基于DSP和CPLD的数字化转台伺服系统的设计与实现 被引量:7
5
作者 李恺 董景新 +1 位作者 赵长德 闵应宗 《中国惯性技术学报》 EI CSCD 2003年第4期55-58,共4页
介绍了一种数字化转台伺服系统的设计及其实现。在设计中使用了数字信号处理器(DSP)以及复杂可编程逻辑器件(CPLD),有效地降低了模拟电路中噪声、漂移等固有因素的影响,使得系统具有较高的精度。实验证明了该方案的实用性和有效性。
关键词 DSP cpld 转台 数字化伺服系统 设计 数字信号处理器 复杂可编程逻辑器件 噪声 漂移 惯性导航系统
在线阅读 下载PDF
光电信号转换处理中的CPLD应用 被引量:2
6
作者 庞琳娜 张阳安 +1 位作者 张明伦 李玲 《光通信技术》 CSCD 北大核心 2009年第1期54-56,共3页
利用CPLD作为硬件设计平台,在某些芯片对光电转换中的信号进行处理前,对芯片进行初始化配置及其他逻辑控制。仿真显示该方法可以实现所需时序,在顺利通过所设计的测试方案后,最终将相关VHDL代码下载到光电转换板卡中用于实际应用。结果... 利用CPLD作为硬件设计平台,在某些芯片对光电转换中的信号进行处理前,对芯片进行初始化配置及其他逻辑控制。仿真显示该方法可以实现所需时序,在顺利通过所设计的测试方案后,最终将相关VHDL代码下载到光电转换板卡中用于实际应用。结果表明,设计完全满足系统要求。 展开更多
关键词 逻辑设计 时序设计 可编程逻辑器件(cpld) 仿真 VHDL
在线阅读 下载PDF
基于DSP和CPLD的数字锁相技术研究 被引量:3
7
作者 王青松 李迪安 张仲超 《机电工程》 CAS 2007年第10期58-60,共3页
提出了一种基于数字信号处理技术(DSP)和可编程逻辑控制器件(CPLD)的全数字锁相方法。首先实现了DSP与CPLD的相互通信,在此基础上详细阐述了锁相的基本原理,并分别给出了DSP和CPLD的程序算法和设计流程,最后通过实验验证了该方法的正确... 提出了一种基于数字信号处理技术(DSP)和可编程逻辑控制器件(CPLD)的全数字锁相方法。首先实现了DSP与CPLD的相互通信,在此基础上详细阐述了锁相的基本原理,并分别给出了DSP和CPLD的程序算法和设计流程,最后通过实验验证了该方法的正确性和可行性。实践证明,该技术具有广泛的推广应用前景。 展开更多
关键词 数字信号处理技术 可编程逻辑器件 数字锁相
在线阅读 下载PDF
基于DSP和CPLD的伺服运动控制器 被引量:4
8
作者 计时鸣 陈承钢 《机电工程》 CAS 2011年第2期136-140,共5页
针对机器人控制问题,以数字信号处理器(DSP)和复杂可编程逻辑器件(CPLD)为核心设计了交流伺服控制系统,达到优化控制结构、提高系统效率的目的。介绍了控制器硬件构成以及工作原理,详细阐述了CPLD电路设计,用状态机的思想实现了脉冲信... 针对机器人控制问题,以数字信号处理器(DSP)和复杂可编程逻辑器件(CPLD)为核心设计了交流伺服控制系统,达到优化控制结构、提高系统效率的目的。介绍了控制器硬件构成以及工作原理,详细阐述了CPLD电路设计,用状态机的思想实现了脉冲信号发送单元并定量给出了脉冲参数与电机运行状态的关系。最后对控制器进行了上机试验。研究结果表明,该方案达到了控制伺服放大器的要求,为进一步提高控制器性能奠定了基础。 展开更多
关键词 数字信号处理器 复杂可编程逻辑器件 状态机 伺服放大器
在线阅读 下载PDF
用CPLD设计任意组合编码波形发生器 被引量:1
9
作者 郑晋平 《太原理工大学学报》 CAS 2003年第4期484-486,共3页
讨论了如何使用可编程逻辑器件设计任意组合编码波形发生器。结果表明 ,可编程逻辑器件组成的任意编码波形发生器与软件和D/A或EPROM等电路产生编码波形的软件编程法比较 ,具有调试修改方便 。
关键词 复杂可编程逻辑器件 混合式设计输入 硬件电路设计 任意组合编码波形发生器
在线阅读 下载PDF
基于CPLD的累次双向差动触发器型数字鉴相方法 被引量:1
10
作者 邬利挺 严利平 +1 位作者 杨涛 陈本永 《机电工程》 CAS 2009年第1期63-66,共4页
为实现高精度数字鉴相,通过对多种鉴相方法的分析,提出了一种新的累次双向差动触发器型数字鉴相方法,等倍增加了原计数脉冲时间间隔,从而有效提高了测量精度;基于复杂可编程逻辑器件(CPLD),设计了累次双向差动触发器型数字鉴相的实现电... 为实现高精度数字鉴相,通过对多种鉴相方法的分析,提出了一种新的累次双向差动触发器型数字鉴相方法,等倍增加了原计数脉冲时间间隔,从而有效提高了测量精度;基于复杂可编程逻辑器件(CPLD),设计了累次双向差动触发器型数字鉴相的实现电路。试验结果表明,利用该方法能够得到高精度测量值。 展开更多
关键词 数字鉴相 触发器 复杂可编程逻辑器件
在线阅读 下载PDF
基于串行总线的井下多通道高速高精度数据采集系统的设计 被引量:5
11
作者 成向阳 鞠晓东 +1 位作者 卢俊强 乔文孝 《中国石油大学学报(自然科学版)》 EI CAS CSCD 北大核心 2008年第2期47-52,共6页
设计了一种八通道高速高精度并行数据采集系统。该系统具有14位分辨率,4×105次/s最高转换速度。采用复杂可编程逻辑器件(CPLD)实现了数据采集速率和采集数据量的程控选择功能,并控制FIFO缓存波形数据。数字处理器(DSP)通过串行命... 设计了一种八通道高速高精度并行数据采集系统。该系统具有14位分辨率,4×105次/s最高转换速度。采用复杂可编程逻辑器件(CPLD)实现了数据采集速率和采集数据量的程控选择功能,并控制FIFO缓存波形数据。数字处理器(DSP)通过串行命令总线控制采集速率、采集深度并启动采集;通过串行高速数据总线读取采集数据并进行实时处理。整个电路控制灵活,指标先进,结构紧凑,适合高性能井下设备使用。井下测试结果表明,波形特征明显,信噪比高。 展开更多
关键词 数据采集系统 模数转换器 复杂可编程逻辑器件(cpld) 数字处理器(DSP) 声波测井仪
在线阅读 下载PDF
双电压合成的无刷双馈风力发电系统矩阵变换器励磁控制 被引量:4
12
作者 杨俊华 冯小峰 +1 位作者 张先亮 吴捷 《高电压技术》 EI CAS CSCD 北大核心 2010年第8期2074-2080,共7页
为实现双馈型风力发电系统的变速恒频运行控制,构建了能量能够双向流通的励磁装置。矩阵变换器(MC)输出电压的频率、幅值、网侧功率因数可控,通过调节矩阵变换器输出电压频率,改变无刷双馈风力发电机控制绕组的电压频率,从而保证功率绕... 为实现双馈型风力发电系统的变速恒频运行控制,构建了能量能够双向流通的励磁装置。矩阵变换器(MC)输出电压的频率、幅值、网侧功率因数可控,通过调节矩阵变换器输出电压频率,改变无刷双馈风力发电机控制绕组的电压频率,从而保证功率绕组输出电功率的频率稳定为工频。矩阵变换器采用双电压合成控制策略,控制电机的转速和功率因数;数字信号处理器应用双电压控制算法、复杂可编程逻辑器件实现4步换流方法,为矩阵变换器的双向开关提供PWM驱动控制信号。基于MatlabR2007a平台构建了MC励磁控制的无刷双馈变速恒频风力发电系统模型,通过实验室搭建的一套实际无刷双馈风力发电机组实验平台进行了相关实验,仿真和实验结果保持了较好的一致性,验证了控制方案的有效性,同时为矩阵式变换器的实际应用提供了理论和实验基础。 展开更多
关键词 双电压合成 矩阵变换器 无刷双馈电机 变速恒频 数字信号处理器(DSP) 复杂可编程逻辑器件 (cpld)
在线阅读 下载PDF
一种宽输入范围高精度频率计的设计 被引量:3
13
作者 罗怡 张璐 马玖凯 《现代电子技术》 2009年第15期96-97,100,共3页
数字频率计设计一般都是采用分立数字器件和集成模拟芯片来实现,其精度不太高,而且输入信号范围常常受到限制。一种采用可编程数字逻辑器件CPLD,将数字器件进行集成化,并配备高稳定度时钟,对输入模拟信号采用多路程控精密放大整形的技术... 数字频率计设计一般都是采用分立数字器件和集成模拟芯片来实现,其精度不太高,而且输入信号范围常常受到限制。一种采用可编程数字逻辑器件CPLD,将数字器件进行集成化,并配备高稳定度时钟,对输入模拟信号采用多路程控精密放大整形的技术,利用等精度测频法,实现了对频率的高精度测量。使得频率测量范围达到数十兆,精度超过10-7,输入信号最小到10 mV。 展开更多
关键词 可编程数字逻辑器件cpld 多路程控精密放大整形 等精度测频 数字频率计
在线阅读 下载PDF
基于CAN总线和DSP的变电站监控系统 被引量:24
14
作者 曲延滨 王建平 +1 位作者 周庆明 潘毅 《电力系统自动化》 EI CSCD 北大核心 2003年第12期86-89,共4页
介绍了基于控制器局域网 (CAN)总线和数字信号处理器 (DSP)的变电站监控系统的设计与实现。为了提高系统的实时响应性能和信号处理能力 ,在硬件设计上采用了 DSP和复杂可编程逻辑器件 (CPLD)技术 ,使系统的集成化程度和可靠性得到显著提... 介绍了基于控制器局域网 (CAN)总线和数字信号处理器 (DSP)的变电站监控系统的设计与实现。为了提高系统的实时响应性能和信号处理能力 ,在硬件设计上采用了 DSP和复杂可编程逻辑器件 (CPLD)技术 ,使系统的集成化程度和可靠性得到显著提高 ;采用了模块化的程序设计方法 ,同时通过利用 DSP的中断资源 ,解决了多任务对 CPU的同时请求以及交叉的问题 ,提高了系统的实时性和软件的运行效率。介绍了以 TI公司的 TMS3 2 0 LF2 4 0 7A作为处理器和 ALTERA公司的 MAX70 0 0 S系列的 EPM71 2 8STC1 0 0 - 6为外围数字电路的系统硬件电路设计。最后介绍了基于 CAN总线的 DL/T6 3 4 - 1 展开更多
关键词 变电站自动化 监控系统 数字信号处理器 复杂可编程逻辑器件 控制器局域网总线
在线阅读 下载PDF
一种新的周期信号的高速数据采集方法研究 被引量:12
15
作者 刘能 徐晓 +1 位作者 邓华秋 周俊生 《仪器仪表学报》 EI CAS CSCD 北大核心 2007年第4期765-768,共4页
本文介绍了一种新颖、简单的针对周期信号的高速数据采集方法,论证了该方法的可行性,完成了一个基于该方法的、采用CPLD和单片机的系统设计,并给出了硬件设计框图。实验表明,该系统工作稳定,满足实际应用的需要,适用于高速数字信号处理。
关键词 数字信号处理 周期信号 高速数据采集系统 复杂可编程逻辑器件
在线阅读 下载PDF
双数字信号处理器继电保护测试仪的设计 被引量:6
16
作者 彭春燕 周有庆 王海浪 《广东电力》 2010年第2期47-52,共6页
提出了一种基于双数字信号处理器(digital signal processor,DSP)与复杂可编程逻辑器(complexprogrammable logic device,CPLD)的微机继电保护测试仪,分析了装置内高精度信号发生主控模块和人机交互模块中各硬件电路的原理及功能,概述... 提出了一种基于双数字信号处理器(digital signal processor,DSP)与复杂可编程逻辑器(complexprogrammable logic device,CPLD)的微机继电保护测试仪,分析了装置内高精度信号发生主控模块和人机交互模块中各硬件电路的原理及功能,概述了功率放大电路及其保护、自检电路的设计,阐述了主控模块的系统程序设计方法并定义了内部通信协议。装置采用嵌入式实时操作系统设计人机交互系统软件,以确保监控的实时性。基于双DSP与CPLD的微机继电保护测试仪体积小,质量轻,运行可靠,能够满足各种常规继电器和微机保护装置的测试要求。 展开更多
关键词 微机保护测试装置 数字信号处理器 复杂可编程逻辑器件 IEC 60879.103规约 功率放大器
在线阅读 下载PDF
高性能同步相量测量装置守时钟研制 被引量:10
17
作者 钟山 付家伟 王晓茹 《电力系统自动化》 EI CSCD 北大核心 2006年第1期68-72,97,共6页
同步相量测量装置(PMU)可靠工作的关键是作为同步采样脉冲源的全球定位系统(GPS) 的秒脉冲的可靠性。针对由于气候、故障及其他因素可能造成秒脉冲失效的情况,采用数字锁相环 技术,利用复杂可编程逻辑器件(CPLD)及高精度晶振,研制了一... 同步相量测量装置(PMU)可靠工作的关键是作为同步采样脉冲源的全球定位系统(GPS) 的秒脉冲的可靠性。针对由于气候、故障及其他因素可能造成秒脉冲失效的情况,采用数字锁相环 技术,利用复杂可编程逻辑器件(CPLD)及高精度晶振,研制了一种高性能的PMU守时钟。GPS 信号正常时,守时钟跟踪输入的秒脉冲;秒脉冲失效时,守时钟则提供一定误差范围内与秒脉冲同 步的替代信号。文中分析了其性能,通过仿真和实验进行了验证。 展开更多
关键词 同步相量测量装置 全球定位系统 秒脉冲 复杂可编程逻辑器件 数字锁相环 守时钟
在线阅读 下载PDF
无线传感器网络高精度硬件时钟同步方法 被引量:4
18
作者 黄战华 廖可 蔡怀宇 《计算机工程》 CAS CSCD 2013年第12期97-101,共5页
为实现无线传感器网络高精度的时间同步功能,提出一种基于Zigbee技术的硬件时钟同步方法。采用跨层思想提取接收信号强度指示值信号作为同步触发信号,设计复杂可编程逻辑器件的硬件电路时钟模块实现计时,并配合软件算法完成整个网络的... 为实现无线传感器网络高精度的时间同步功能,提出一种基于Zigbee技术的硬件时钟同步方法。采用跨层思想提取接收信号强度指示值信号作为同步触发信号,设计复杂可编程逻辑器件的硬件电路时钟模块实现计时,并配合软件算法完成整个网络的时间同步,在保证低能耗和复杂度的基础上,提高时间同步精度。对同步精度进行理论研究和测试分析,结果表明,该方法可使系统节点间达到10μs级的时钟同步精度,满足多数无线传感器网络要求。 展开更多
关键词 无线传感器网络 时间同步 跨层设计 接收信号强度指示值触发信号 复杂可编程逻辑器件时钟模块 XBee无线通信 模块
在线阅读 下载PDF
基于嵌入式技术的测井面板设计及应用 被引量:1
19
作者 鞠晓东 李会银 《石油大学学报(自然科学版)》 CSCD 北大核心 2005年第2期30-33,41,共5页
提出了一种基于PC104嵌入式模块的高性能测井面板设计方案。该面板包含有数据遥传、深度、模拟及数字I/O以及专用人机交互等接口部件,可以作为高性能下井仪与通用地面系统之间的前端子系统使用。该面板在提供全面的测井仪器接口并具有... 提出了一种基于PC104嵌入式模块的高性能测井面板设计方案。该面板包含有数据遥传、深度、模拟及数字I/O以及专用人机交互等接口部件,可以作为高性能下井仪与通用地面系统之间的前端子系统使用。该面板在提供全面的测井仪器接口并具有强大的数据处理能力的同时,能够很好地保护所配接下井仪的知识产权。该面板在功能、性能、可扩展性、可靠性和安全性、研发周期、性能价格比等方面比传统意义上的测井面板都有改进,在一种高分辨率感应测井仪中投入现场应用,取得了合格的测井资料。 展开更多
关键词 石油测井技术 数控测井系统 测井面板 嵌入式系统 PC104 复杂可编程逻辑电路
在线阅读 下载PDF
复杂可编程逻辑器件设计中延时影响的仿真分析
20
作者 陈帅 钟先信 邵小良 《华南理工大学学报(自然科学版)》 EI CAS CSCD 北大核心 2005年第6期28-31,共4页
为分析复杂可编程逻辑器件延时性能对数字系统设计中延时的影响规律,针对数字逻辑延时单元核的数学模型,采用硬件描述语言和图形方式实现了基本数字逻辑延时单元核,通过数字核复用建立了多延时单元部件,并运用电子设计自动化软件,通过... 为分析复杂可编程逻辑器件延时性能对数字系统设计中延时的影响规律,针对数字逻辑延时单元核的数学模型,采用硬件描述语言和图形方式实现了基本数字逻辑延时单元核,通过数字核复用建立了多延时单元部件,并运用电子设计自动化软件,通过选择不同的复杂可编程器件对延时单元进行了仿真分析.结果表明,数字逻辑设计中的延时与复杂可编程器件的延时性能、综合布局布线选择的逻辑块以及互连资源有关.所得到的结果为复杂数字逻辑系统的延时设计与分析提供了理论与实验依据. 展开更多
关键词 复杂可编程逻辑器件 复杂数字逻辑设计 延时单元核 仿真 分析
在线阅读 下载PDF
上一页 1 2 下一页 到第
使用帮助 返回顶部