期刊文献+
共找到1篇文章
< 1 >
每页显示 20 50 100
CPLD在PWM电路设计中的应用 被引量:2
1
作者 田玉利 高伟 宋宗玺 《科学技术与工程》 2007年第9期2060-2063,2068,共5页
针对以往的用CPLD来设计PWM时存在的对死区时间的错误理解,介绍了一种基于复杂可编程逻辑器件(CPLD)的工程适用脉冲宽度调制(PWM)电路设计,源代码用VHDL语言编写,该电路能根据十六位输入数据产生精确的占空比可调的PWM信号,具有死区时... 针对以往的用CPLD来设计PWM时存在的对死区时间的错误理解,介绍了一种基于复杂可编程逻辑器件(CPLD)的工程适用脉冲宽度调制(PWM)电路设计,源代码用VHDL语言编写,该电路能根据十六位输入数据产生精确的占空比可调的PWM信号,具有死区时间可调、接口简单、资源耗费少、精度高等优点。 展开更多
关键词 cpld 脉冲宽度调制(pwm) isa总线 死区
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部