期刊文献+
共找到88篇文章
< 1 2 5 >
每页显示 20 50 100
CMOS射频集成电路的现状与进展 被引量:10
1
作者 王志华 吴恩德 《电子学报》 EI CAS CSCD 北大核心 2001年第2期233-238,共6页
随着低功耗、可移动个人无线通信的发展和CMOS工艺性能的提高 ,用CMOS工艺实现无线通信系统的射频前端不仅必要而且可能 .本文讨论了用CMOS工艺实现射频集成电路的特殊问题 .首先介绍各种收发器的体系结构 ,对它们的优缺点进行比较 ,指... 随着低功耗、可移动个人无线通信的发展和CMOS工艺性能的提高 ,用CMOS工艺实现无线通信系统的射频前端不仅必要而且可能 .本文讨论了用CMOS工艺实现射频集成电路的特殊问题 .首先介绍各种收发器的体系结构 ,对它们的优缺点进行比较 ,指出在设计中要考虑的一些问题 .其次讨论CMOS射频前端的重要功能单元 ,包括低噪声放大器、混频器、频率综合器和功率放大器 .对各单元模块在设计中的技术指标 ,可能采用的电路结构以及应该注意的问题进行了讨论 .此外 ,论文还讨论了射频频段电感、电容等无源器件集成的可能性以及方法 .最后对CMOS射频集成电路的发展方向提出了一些看法 . 展开更多
关键词 cmos射频集成电路 低噪声放大器 率综合器 功率放大器 无线通信系统
在线阅读 下载PDF
用于射频能量收集的低阈值CMOS整流电路设计
2
作者 徐雷钧 孙鑫 +1 位作者 白雪 陈建锋 《半导体技术》 CAS 北大核心 2024年第4期365-372,共8页
基于TSMC 180 nm工艺,设计了一款高效率低阈值整流电路。在传统差分输入交叉耦合整流电路的基础上,提出源极与衬底之间增加双PMOS对称辅助晶体管配合缓冲电容的改进结构,对整流晶体管进行阈值补偿。有效缓解了MOS管的衬底偏置效应,降低... 基于TSMC 180 nm工艺,设计了一款高效率低阈值整流电路。在传统差分输入交叉耦合整流电路的基础上,提出源极与衬底之间增加双PMOS对称辅助晶体管配合缓冲电容的改进结构,对整流晶体管进行阈值补偿。有效缓解了MOS管的衬底偏置效应,降低了整流电路的开启阈值电压,针对较低输入信号功率,提高了整流电路的功率转换效率(PCE)。同时将低阈值整流电路三级级联以提高输出电压。测试结果显示,在输入信号功率为-14 dBm@915 MHz时,三级级联低阈值整流电路实现了升压功能,能稳定输出1.2 V电压,峰值PCE约为71.32%。相较于传统结构,该低阈值整流电路更适合用于射频能量收集。 展开更多
关键词 互补金属氧化物半导体(cmos) 能量收集 低阈值电压 RF-DC整流电路 差分输入交叉耦合整流电路
在线阅读 下载PDF
一种紧凑的射频CMOS放大器LC输出匹配电路 被引量:1
3
作者 赵晓冬 《电讯技术》 北大核心 2024年第4期637-642,共6页
提出了一种紧凑的射频互补金属氧化物半导体(Complementary Metal Oxide Semiconductor,CMOS)放大器LC输出匹配电路,利用放大器漏极偏置电感、输出端隔直电容与放大器输出端并联电感电容形成高阶LC谐振网络,可在占用较小芯片面积的条件... 提出了一种紧凑的射频互补金属氧化物半导体(Complementary Metal Oxide Semiconductor,CMOS)放大器LC输出匹配电路,利用放大器漏极偏置电感、输出端隔直电容与放大器输出端并联电感电容形成高阶LC谐振网络,可在占用较小芯片面积的条件下实现较传统L型匹配电路更宽频率范围的输出阻抗匹配。推导了该LC输出匹配电路元件值的计算式,并根据提出的设计方法,采用65 nm CMOS工艺设计了一款K频段放大器,其输出匹配电路尺寸仅98μm×150μm。仿真结果表明,在16.5~22.1 GHz频率范围内放大器的S 22<-10 dB,阻抗匹配带宽相比L型匹配电路增加166%。放大器实测S参数和仿真结果相符,验证了该LC匹配电路可实现紧凑的宽带阻抗匹配。 展开更多
关键词 紧凑匹配电路 cmos放大器 宽带阻抗匹配 LC谐振网络
在线阅读 下载PDF
雷达射频集成电路的发展及应用 被引量:11
4
作者 李明 《现代雷达》 CSCD 北大核心 2012年第9期8-15,共8页
文中主要探讨雷达射频/微波集成电路的发展及其应用。介绍了现代雷达的发展趋势、雷达射频系统的演变历程以及目前国内外相关的射频集成电路的最新成果,讨论了射频片上系统(SoC)的未来趋势。针对现代主流的有源相控阵雷达,介绍了几种可... 文中主要探讨雷达射频/微波集成电路的发展及其应用。介绍了现代雷达的发展趋势、雷达射频系统的演变历程以及目前国内外相关的射频集成电路的最新成果,讨论了射频片上系统(SoC)的未来趋势。针对现代主流的有源相控阵雷达,介绍了几种可行的系统级射频芯片的集成方向,最后强调了系统级射频集成电路测试在设计中的重要性,并给出一种基于模块化结构的自动测试设备(ATE)测试平台方案。 展开更多
关键词 雷达 集成电路 系统级集成电路 系统级封装 自动测试设备
在线阅读 下载PDF
基于系统级芯片和射频集成电路的无线网络卫星平台设计与验证 被引量:3
5
作者 董立珉 徐国栋 《计算机集成制造系统》 EI CSCD 北大核心 2012年第3期492-496,共5页
为解决传统卫星设计中有线连接带来的各种问题,提出了一种基于无线网络技术的卫星平台系统方案。该方案以嵌入式系统级芯片处理器及射频集成电路作为基本通信单元,进行了以星载计算机为核心的无线网络卫星平台结构的设计,集星务管理、... 为解决传统卫星设计中有线连接带来的各种问题,提出了一种基于无线网络技术的卫星平台系统方案。该方案以嵌入式系统级芯片处理器及射频集成电路作为基本通信单元,进行了以星载计算机为核心的无线网络卫星平台结构的设计,集星务管理、任务管理和设备管理于一体的无线网络卫星通信协议的设计,星载计算机与其他分系统、部件和单元之间均采用无线方式进行数据交互,实现了无线网络卫星自主管理和即插即用,支持卫星的快速测试、快速集成和装配。通过无线网络卫星平台原型系统软硬件设计、实现及测试,验证了无线卫星平台的可行性和设计的正确性、有效性。 展开更多
关键词 自主管理 即插即用 无线网络 卫星平台设计 卫星通信系统 系统级芯片 集成电路
在线阅读 下载PDF
基于二极管技术优化射频集成电路的ESD 被引量:1
6
作者 廖春连 王健 翟越 《无线电通信技术》 2017年第3期85-90,共6页
在CMOS集成电路设计中,工艺尺寸不断减小、栅氧厚度不断变薄,对ESD提出更高的要求。尤其在射频集成电路中,ESD的寄生电容对射频性能将产生不可忽略的影响。基于二极管正向偏置对ESD电流的泄放能力,通过引入电感和电容对ESD脉冲的精确模... 在CMOS集成电路设计中,工艺尺寸不断减小、栅氧厚度不断变薄,对ESD提出更高的要求。尤其在射频集成电路中,ESD的寄生电容对射频性能将产生不可忽略的影响。基于二极管正向偏置对ESD电流的泄放能力,通过引入电感和电容对ESD脉冲的精确模拟,通过设计有效的有源RC电源钳位电路,考虑到版图电阻电容寄生对ESD的射频性能的影响,提出3种版图设计,对各种版图进行了仿真,分析ESD和射频性能,提出了最优的版图,满足射频集成电路应用的ESD保护电路。 展开更多
关键词 静电泄放 集成电路 二极管 电源钳位
在线阅读 下载PDF
射频集成电路校准技术综述 被引量:6
7
作者 李松亭 颜盾 《电子与信息学报》 EI CSCD 北大核心 2022年第11期4058-4074,共17页
射频集成电路(RFICs)对工艺偏差、器件失配、器件非线性等引入的静态非理想因素以及温度变化、增益改变、输入/输出频率变动等引入的动态非理想因素所表现出的鲁棒性较差。该文深入挖掘影响射频集成电路性能的关键因素,并对典型的校准... 射频集成电路(RFICs)对工艺偏差、器件失配、器件非线性等引入的静态非理想因素以及温度变化、增益改变、输入/输出频率变动等引入的动态非理想因素所表现出的鲁棒性较差。该文深入挖掘影响射频集成电路性能的关键因素,并对典型的校准算法进行归纳和总结,为高性能射频集成电路设计提供理论支撑。 展开更多
关键词 集成电路 校准技术 收发链路 率综合器 多片同步
在线阅读 下载PDF
R&S先进IC测试方案,全面助力万物互连时代的IC设计应用——R&S公司成功举办2016射频集成电路测试技术研讨会 被引量:1
8
《电子测量与仪器学报》 CSCD 北大核心 2017年第1期75-75,共1页
近日,罗德与施瓦茨公司在北京、上海和深圳三地成功举办了"2016年R&S射频集成电路测试技术研讨会"。260多名来自各种IC设计企业的用户代表参加了本次研讨会,共同交流和分享了IC测试领域的产品和方案。
关键词 集成电路测试 技术研讨会 IC设计 R&S公司 测试方案 罗德与施瓦茨公司 应用
在线阅读 下载PDF
R&S先进IC测试方案,全面助力万物互连时代的IC设计应用——R&S公司成功举办2016射频集成电路测试技术研讨会
9
《电子测量技术》 2017年第1期194-194,共1页
2016年12月12日-16日,罗德与施瓦茨公司在北京、上海和深圳3个城市成功举办了"2016年R&S射频集成电路测试技术研讨会"。260多名来自各种IC设计企业的用户代表参加了本次研讨会,共同交流和分享了IC测试领域的产品和方案,不仅提升了罗... 2016年12月12日-16日,罗德与施瓦茨公司在北京、上海和深圳3个城市成功举办了"2016年R&S射频集成电路测试技术研讨会"。260多名来自各种IC设计企业的用户代表参加了本次研讨会,共同交流和分享了IC测试领域的产品和方案,不仅提升了罗德与施瓦茨在IC行业的产品竞争力,而且对整个IC设计行业的发展和进步起到了促进作用。 展开更多
关键词 集成电路测试 技术研讨会 IC设计 R&S公司 测试方案 罗德与施瓦茨公司 产品竞争力
在线阅读 下载PDF
2-GHzCMOS射频低噪声放大器的设计与测试 被引量:11
10
作者 林敏 王海永 +1 位作者 李永明 陈弘毅 《电子学报》 EI CAS CSCD 北大核心 2002年第9期1278-1281,共4页
本文采用 CMOS艺,针对无线通信系统前端(Front-end)的低噪声放大器进行了分析、设计、仿真和测试。测试结果表明,该放大器工作在 2.04GHz的中心频率上,3dB带宽约为 110MHz,功率增益为 22dB,NF小于 3.3dB.测试结果与仿真结果能够很好... 本文采用 CMOS艺,针对无线通信系统前端(Front-end)的低噪声放大器进行了分析、设计、仿真和测试。测试结果表明,该放大器工作在 2.04GHz的中心频率上,3dB带宽约为 110MHz,功率增益为 22dB,NF小于 3.3dB.测试结果与仿真结果能够很好地吻合. 展开更多
关键词 cmos射频集成电路 低噪声放大器 噪声 无线通信
在线阅读 下载PDF
考虑衬底涡旋电流的CMOS射频电路电感元件的快速提取算法及实现
11
作者 高巍 潘桃 +2 位作者 刘佳扬 叶佐昌 余志平 《电子学报》 EI CAS CSCD 北大核心 2006年第8期1361-1366,共6页
本文描述了一个采用复镜像方法来解析计算CMOS射频电路中衬底涡旋电流对螺旋电感元件的影响.其基本思路是将衬底里分布着的涡旋电流等效为电感金属绕组的一个镜像,但是这个镜像所处的位置是一个复数.通过把计算出的部分电感和部分电容... 本文描述了一个采用复镜像方法来解析计算CMOS射频电路中衬底涡旋电流对螺旋电感元件的影响.其基本思路是将衬底里分布着的涡旋电流等效为电感金属绕组的一个镜像,但是这个镜像所处的位置是一个复数.通过把计算出的部分电感和部分电容矩阵组装成一个PEEC(部分元件等效电路)的办法,能够进一步算出螺旋电感的交流小信号参数.基于该算法实现的程序(称为SCAPE)的正确性已经通过大量的例子测试,并跟一些广泛使用的软件(如UC Berkeley的ASITIC和Agilent的ADS M om entum)进行了比较,结果证明了SCAPE具有精度高、运算速度快的优势. 展开更多
关键词 集成电路 螺旋电感 涡旋电流 复镜像法 电磁场解法器
在线阅读 下载PDF
一种适用于IEEE802.15.4(ZigBee)标准的2.4GHz CMOS射频收发机设计 被引量:4
12
作者 李迪 杨银堂 +1 位作者 石佐辰 柳扬 《电子学报》 EI CAS CSCD 北大核心 2015年第5期1021-1027,共7页
本文提出了一种适用于IEEE 802.15.4标准的2.4GHz免认证ISM频段的全集成CMOS射频收发机.接收机采用低中频结构以降低功耗、提高灵敏度,发射机则采用直接上变频结构以降低设计复杂度和功耗.芯片采用0.18μm 1P4M CMOS工艺以及MIM电容制造... 本文提出了一种适用于IEEE 802.15.4标准的2.4GHz免认证ISM频段的全集成CMOS射频收发机.接收机采用低中频结构以降低功耗、提高灵敏度,发射机则采用直接上变频结构以降低设计复杂度和功耗.芯片采用0.18μm 1P4M CMOS工艺以及MIM电容制造,供电电压1.8V.测试结果显示,在误包率为1%时,接收机灵敏度达到了-97d Bm,发射机输出至100Ω差分天线端口的最大输出功率为+3d Bm.接收模式和发射模式下的电流功耗分别为17m A和19m A,芯片面积3.3mm×2.8mm. 展开更多
关键词 cmos集成电路 Zig BEE IEEE802.15.4 收发机
在线阅读 下载PDF
射频锁相环型频率合成器的CMOS实现 被引量:6
13
作者 池保勇 石秉学 王志华 《电子学报》 EI CAS CSCD 北大核心 2004年第11期1761-1765,共5页
本论文实现了一个射频锁相环型频率合成器 ,它集成了压控振荡器、双模预分频器、鉴频鉴相器、电荷泵、各种数字计数器、数字寄存器和控制电路以及与基带电路的串行接口 .它的鉴频鉴相频率、输出频率和电荷泵的电流大小都可以通过串行接... 本论文实现了一个射频锁相环型频率合成器 ,它集成了压控振荡器、双模预分频器、鉴频鉴相器、电荷泵、各种数字计数器、数字寄存器和控制电路以及与基带电路的串行接口 .它的鉴频鉴相频率、输出频率和电荷泵的电流大小都可以通过串行接口进行控制 ,还实现了内部压控振荡器和外部压控振荡器选择、功耗控制等功能 ,这些都使得该频率合成器具有极大的适应性 ,可以应用于多种通信系统中 .该锁相环型频率合成器已经采用 0 2 5 μmCMOS工艺实现 ,测试结果表明 ,该频率合成器使用内部压控振荡器时的锁定范围为 1 82GHz~ 1 96GHz,在偏离中心频率2 5MHz处的相位噪声可以达到 - 119 2 5dBc/Hz .该频率合成器的模拟部分采用 2 7V的电源电压 ,消耗的电流约为4 8mA . 展开更多
关键词 锁相环 率合成器 cmos
在线阅读 下载PDF
深亚微米工艺CMOS Gilbert混频器噪声分析 被引量:1
14
作者 唐守龙 吴建辉 罗岚 《应用科学学报》 CAS CSCD 北大核心 2006年第4期372-376,共5页
深入研究了深亚微米工艺下的CMOS Gilbert混频器噪声产生机理,提出了深亚微米工艺下的混频器噪声系数性能解析模型.基于0.25μm标准CMOS工艺的Gilbert混频器仿真结果表明,该预测的噪声系数理论值与仿真结果相差最大为1.5 dB,相对误差最... 深入研究了深亚微米工艺下的CMOS Gilbert混频器噪声产生机理,提出了深亚微米工艺下的混频器噪声系数性能解析模型.基于0.25μm标准CMOS工艺的Gilbert混频器仿真结果表明,该预测的噪声系数理论值与仿真结果相差最大为1.5 dB,相对误差最大为12.5%. 展开更多
关键词 cmos射频集成电路 深亚微米工艺 噪声
在线阅读 下载PDF
0.25μm CMOS蓝牙射频接收机前端
15
作者 徐亮 王文骐 +1 位作者 唐学锋 詹福春 《上海大学学报(自然科学版)》 CAS CSCD 北大核心 2006年第3期239-243,共5页
采用TSMC 0.25μm CMOS工艺,设计了一种2.4 GHz CMOS低中频结构的蓝牙射频接收机前端.整个接收机前端包含全差分低噪声放大器、混频器以及产生正交信号的多相滤波器.叙述了主要设计过程并给出了优化仿真结果.采用Cadence SpectreRF进行... 采用TSMC 0.25μm CMOS工艺,设计了一种2.4 GHz CMOS低中频结构的蓝牙射频接收机前端.整个接收机前端包含全差分低噪声放大器、混频器以及产生正交信号的多相滤波器.叙述了主要设计过程并给出了优化仿真结果.采用Cadence SpectreRF进行仿真,获得了如下结果:在2.5 V工作电压下,中频输出增益为21 dB,噪声系数为7 dB,输入P1-dB为-21.3 dBm,IIP3为-9.78 dBm,接收机前端总的电流消耗为16.1 mA. 展开更多
关键词 蓝牙 接收机前端 cmos 低噪声放大器 多相滤波器
在线阅读 下载PDF
采用0.18μm CMOS RF模型的高线性度降频混频电路的设计
16
作者 胡伟 陈金福 +1 位作者 张振勇 杨莲兴 《半导体技术》 CAS CSCD 北大核心 2002年第12期48-50,共3页
介绍了降频混频电路的电路结构及其工作原理, 并且着重分析了一种高线性度的实现方法。电路采用了0.18μm CMOS RF模型, 通过仿真,得出了令人满意的结果.
关键词 高线性度 电路 0.18μm cmos 电路 工作原理
在线阅读 下载PDF
硅集成电路多层结构螺旋电感的建模和分析
17
作者 姜祁峰 李征帆 《上海交通大学学报》 EI CAS CSCD 北大核心 2003年第3期349-351,共3页
使用电磁场方法对硅衬底上的多层结构螺旋电感进行了建模和分析 .与典型的单层螺旋电感比较的结果表明 ,多层螺旋并联可以提高电感的等效厚度从而减小电阻损耗 ;多层螺旋串联则可以在相同面积下提高电感值 ,但由于导体间耦合电容的增大 ... 使用电磁场方法对硅衬底上的多层结构螺旋电感进行了建模和分析 .与典型的单层螺旋电感比较的结果表明 ,多层螺旋并联可以提高电感的等效厚度从而减小电阻损耗 ;多层螺旋串联则可以在相同面积下提高电感值 ,但由于导体间耦合电容的增大 ,最大品质因素 ( Q值 )出现在较低频率 。 展开更多
关键词 螺旋电感 多层螺旋电感 集成电路 部分元等效电路
在线阅读 下载PDF
一款CMOS多模多频导航射接收芯片的设计与实现
18
作者 陈丹 刘峰 刘德喜 《微波学报》 CSCD 北大核心 2014年第S1期87-89,共3页
本文介绍了一款具有自主知识产权的多模多频导航射频芯片产品,芯片可根据管脚电平设定对B1、B2、B3及GPS L1中任意一个导航信号进行下变频处理,内部集成了LNA、MIXER、PLL、ADC、AGC、SPI等电路单元,具有较高的集成度,对于促进导航设备... 本文介绍了一款具有自主知识产权的多模多频导航射频芯片产品,芯片可根据管脚电平设定对B1、B2、B3及GPS L1中任意一个导航信号进行下变频处理,内部集成了LNA、MIXER、PLL、ADC、AGC、SPI等电路单元,具有较高的集成度,对于促进导航设备的小型化及核心器件的国产自主可控具有积极意义。 展开更多
关键词 cmos 芯片 卫星导航 集成
在线阅读 下载PDF
硅基毫米波收发前端集成电路研究进展
19
作者 邱枫 宛操 +8 位作者 罗雄耀 邓帅 徐涛涛 梅术聪 陈嘉文 吴亮 朱浩慎 车文荃 薛泉 《南京信息工程大学学报(自然科学版)》 CAS 北大核心 2021年第4期383-396,共14页
随着第五代移动通信技术(5G)逐步向毫米波频段(FR2)部署,以及目前无人驾驶技术对毫米波雷达技术的需求,高性能的毫米波收发前端集成电路成为了目前研究的热点.与此同时,硅基器件工艺的快速发展,极大地提高了晶体管的截止频率,为低成本... 随着第五代移动通信技术(5G)逐步向毫米波频段(FR2)部署,以及目前无人驾驶技术对毫米波雷达技术的需求,高性能的毫米波收发前端集成电路成为了目前研究的热点.与此同时,硅基器件工艺的快速发展,极大地提高了晶体管的截止频率,为低成本、高性能的硅基毫米波集成电路设计提供了基础.本文对近年来的毫米波通信和雷达的硅基收发前端集成电路的研究现状和发展趋势进行了综述. 展开更多
关键词 集成电路 毫米波 前端
在线阅读 下载PDF
R&S引领集成电路测试解决方案
20
《电子测量技术》 2008年第2期197-197,共1页
关键词 测试解决方案 集成电路 罗德与施瓦茨公司 展览会 微波
在线阅读 下载PDF
上一页 1 2 5 下一页 到第
使用帮助 返回顶部