期刊文献+
共找到8篇文章
< 1 >
每页显示 20 50 100
45nm低功耗、高性能Zipper CMOS多米诺全加器设计 被引量:9
1
作者 汪金辉 宫娜 +3 位作者 耿淑琴 侯立刚 吴武臣 董利民 《电子学报》 EI CAS CSCD 北大核心 2009年第2期266-271,共6页
提出了电荷自补偿技术,此技术利用P型多米诺电路动态结点的放电对N型多米诺电路的动态结点充电,并在此技术基础上综合应用双阈值技术和多电源电压技术,设计了新型低功耗、高性能Zipper CMOS多米诺全加器.仿真过程中提出了功耗分布法,精... 提出了电荷自补偿技术,此技术利用P型多米诺电路动态结点的放电对N型多米诺电路的动态结点充电,并在此技术基础上综合应用双阈值技术和多电源电压技术,设计了新型低功耗、高性能Zipper CMOS多米诺全加器.仿真过程中提出了功耗分布法,精确找到了电荷自补偿技术的最优路径.仿真结果表明,在相同的时间延迟下,与标准Zipper CMOS多米诺全加器、双阈值Zipper CMOS多米诺全加器、多电源电压Zipper CMOS多米诺全加器相比,新型Zipper CMOS多米诺全加器动态功耗分别减小了37%、35%和7%,静态功耗分别减小了41%,20%和43%.最后,分析并得到了新型全加器漏电流最低的输入矢量和时钟状态. 展开更多
关键词 动态功耗 静态功耗 漏电流 ZIPPER cmos多米诺全加器 电荷自补偿技术
在线阅读 下载PDF
基于控阈技术的电流型CMOS全加器的通用设计方法 被引量:8
2
作者 杭国强 《电子学报》 EI CAS CSCD 北大核心 2004年第8期1367-1369,共3页
利用电流信号的阈值易于控制这一特点 ,对电流型CMOS电路中如何实现阈值控制进行了研究 .以开关信号理论为指导 ,建立了实现阈值控制电路的电流传输开关运算并具体指导设计了具有阈值控制功能的二值和多值电流型CMOS全加器 .提出了适用... 利用电流信号的阈值易于控制这一特点 ,对电流型CMOS电路中如何实现阈值控制进行了研究 .以开关信号理论为指导 ,建立了实现阈值控制电路的电流传输开关运算并具体指导设计了具有阈值控制功能的二值和多值电流型CMOS全加器 .提出了适用于任意逻辑值的可控阈电流型CMOS全加器的通用设计方法 .通过对开关单元实施阈值控制后 ,所设计的电路在结构上得到了非常明显的简化 ,在性能上也获得了改善 .最后给出了采用 0 2 5 μmCMOS工艺参数的HSPICE模拟结果及其能耗比较 . 展开更多
关键词 开关理论 全加器 控阈技术 电流型cmos
在线阅读 下载PDF
高性能CMOS全加器设计 被引量:2
3
作者 吕虹 徐慜 刘雨兰 《电子测量与仪器学报》 CSCD 2006年第5期85-88,共4页
全加器是数字信号处理器、微处理器中的重要单元,它不仅能完成加法,还能参与减法、乘法、除法等运算,所以,提高全加器性能具有重要意义。本文分析了两种普通全加器,运用布尔代数对全加器和函数、进位函数进行全面处理,提取了和函数、进... 全加器是数字信号处理器、微处理器中的重要单元,它不仅能完成加法,还能参与减法、乘法、除法等运算,所以,提高全加器性能具有重要意义。本文分析了两种普通全加器,运用布尔代数对全加器和函数、进位函数进行全面处理,提取了和函数、进位函数优化函数式。根据最优化函数式,设计了高性能CMOS管级全加器单元电路。这种CMOS全加器电路与常用CMOS全加器电路相比,电路结构简单、芯片面积小、电路传输延迟时间小、运算速度快。 展开更多
关键词 cmos 全加器 布尔代数 优化函数式 传输延迟时间 芯片面积
在线阅读 下载PDF
三值电流型CMOS全加器的改进设计
4
作者 徐月华 杭国强 《浙江大学学报(理学版)》 CAS CSCD 2004年第3期286-289,共4页
以开关信号理论为指导,对电流型CMOS电路中如何实现阈值控制进行了讨论.建立了实现阈值控制电路的电流传输开关运算.在此基础上设计了具有阈值控制功能的电流型CMOS三值全加器.通过对开关单元实施阈值控制后,所设计的电路在结构上得到... 以开关信号理论为指导,对电流型CMOS电路中如何实现阈值控制进行了讨论.建立了实现阈值控制电路的电流传输开关运算.在此基础上设计了具有阈值控制功能的电流型CMOS三值全加器.通过对开关单元实施阈值控制后,所设计的电路在结构上得到了非常明显的简化,在性能上也获得了优化.HSPICE模拟验证了所提出的电路具有正确的逻辑功能,并且较之以往设计具有更好的瞬态特性和更低的功耗. 展开更多
关键词 全加器 多值逻辑 控阈技术 电流型 cmos 设计 开关信号理论 多值逻辑电路
在线阅读 下载PDF
低功耗CMOS三值四输入全加器设计及其应用 被引量:1
5
作者 雷路路 沈继忠 《浙江大学学报(理学版)》 CAS CSCD 北大核心 2011年第3期299-303,309,共6页
针对传统三值全加器没有充分利用进位的不足,提出一种新型的三值四输入全加器电路结构,并用CMOS设计这种全加器,与传统的三值三输入全加器相比,将原有的输入由3个增加到4个,将原有的进位由二值信号变为三值信号.所提出的三值四输入全加... 针对传统三值全加器没有充分利用进位的不足,提出一种新型的三值四输入全加器电路结构,并用CMOS设计这种全加器,与传统的三值三输入全加器相比,将原有的输入由3个增加到4个,将原有的进位由二值信号变为三值信号.所提出的三值四输入全加器增加了处理的信息量,提高了进位端的利用率,在较大电路设计中能减少所用加法器模块的数量,并减少所用管子数和降低芯片面积.基于该新型全加器,设计了3个四位三值数串行加法电路.经Hspice模拟,所设计的电路有正确的逻辑功能,与基于传统三值三输入全加器的设计相比,在处理信息量较大的电路设计中具有很好的低功耗特性. 展开更多
关键词 低功耗 全加器 多值逻辑 传输电压开关 cmos
在线阅读 下载PDF
电流型CMOS多值乘法器分析与芯片的设计 被引量:4
6
作者 杨洪利 靳东明 李志坚 《电子学报》 EI CAS CSCD 北大核心 1995年第2期78-81,共4页
本文以电流型CMOS电路为基础,提出了种一高速、高集成度的多值乘法器设计方案,讨论了多值乘法器与集成度、速度和精度的关系,同时用改进CMOS工艺实现了3×3位8值乘法器的设计,得到了较理想的结果。
关键词 多值逻辑 乘法器 全加器 电流cmos电路
在线阅读 下载PDF
基于多数决定逻辑非门的低功耗全加器设计 被引量:1
7
作者 江耀曦 高剑 《现代电子技术》 2010年第16期72-73,76,共3页
全加器是算术运算的基本单元,提高一位全加器的性能是提高运算器性能的重要途径之一。首先提出多数决定逻辑非门的概念和电路设计,然后提出一种基于多数决定逻辑非门的全加器电路设计。该全加器仅由输入电容和CMOS反向器组成,较少的管... 全加器是算术运算的基本单元,提高一位全加器的性能是提高运算器性能的重要途径之一。首先提出多数决定逻辑非门的概念和电路设计,然后提出一种基于多数决定逻辑非门的全加器电路设计。该全加器仅由输入电容和CMOS反向器组成,较少的管子、工作于极低电源电压、短路电流的消除是该全加器的三个主要特征。对这种新的全加器,用PSpice进行了晶体管级模拟。结果显示,这种新的全加器能正确完成加法器的逻辑功能。 展开更多
关键词 全加器 多数决定逻辑非门 cmos反向器 低功耗
在线阅读 下载PDF
超前进位全加器的开关级设计
8
作者 沈雁飞 吴训威 《浙江大学学报(理学版)》 CAS CSCD 2003年第3期277-280,共4页
应用CMOS电路开关级设计技术对超前进位全加器进行了设计,并用PSPICE模拟进行了功能验证.与传统门级设计电路相比,本文设计的超前进位电路使用了较少的MOS管,并能保持原有的传输延迟.
关键词 超前进位全加器 开关级设计 cmos电路 PSPICE模拟 传输延迟 门电路 数字电路
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部