期刊文献+
共找到3篇文章
< 1 >
每页显示 20 50 100
AVS视频标准中块变换系数熵编码器的优化设计 被引量:4
1
作者 刘宇 田晓华 《微电子学与计算机》 CSCD 北大核心 2004年第10期27-31,35,共6页
文章研究了我国的国家音视频编码标准AVS视频部分的块变换系数熵编码技术,介绍了AVS当前的块变换系数熵编码器AVS_VLC的编码流程,分析了AVS_VLC在不同码率段(即不同的QP段)存在编码性能差异且与变换、量化模块不匹配等问题,提出了一种结... 文章研究了我国的国家音视频编码标准AVS视频部分的块变换系数熵编码技术,介绍了AVS当前的块变换系数熵编码器AVS_VLC的编码流程,分析了AVS_VLC在不同码率段(即不同的QP段)存在编码性能差异且与变换、量化模块不匹配等问题,提出了一种结合QP分段机制和VLC子表切换机制的熵编码器设计方法,即将编码器划分为多个码率段分别设计基于VLC子表切换机制的熵编码器。视频测试的结果表明本文设计的熵编码器在划分的3个码率段性能均优于AVS_VLC,QCIF序列测试结果平均有0.1548dB的增益,而且在低码率QP分段的性能较AVS_VLC有明显优势,平均增益达到0.3211dB,更适合于在低码率无线通信环境下应用。 展开更多
关键词 国家音视频编码标准avs 编码 VLC QP分段
在线阅读 下载PDF
AVS视频解码中帧内预测模块的硬件化设计及SoPC验证 被引量:2
2
作者 刘家良 任怀鲁 陈新华 《电子技术应用》 北大核心 2009年第10期18-21,共4页
论述了适用于AVS解码器的帧内预测模块硬件化设计,提出了一种关键路径更短、占用资源更少的可重构运算单元(PE),利于流水线设计,可以提高运行频率。在参考样本管理方案中采用了一种环形RAM预加载方案,可以有效地提高预测速度。通过在Cyc... 论述了适用于AVS解码器的帧内预测模块硬件化设计,提出了一种关键路径更短、占用资源更少的可重构运算单元(PE),利于流水线设计,可以提高运行频率。在参考样本管理方案中采用了一种环形RAM预加载方案,可以有效地提高预测速度。通过在Cyclone Ⅱ FPGA上进行测试,证明该帧内预测模块可正常工作在100 MHz频率下,解码速度提高了19.4%。 展开更多
关键词 帧内预测 avs视频编码标准 硬件加速 SOPC
在线阅读 下载PDF
双STC时钟恢复电路的设计与实现
3
作者 张桢睿 吴迪 +1 位作者 解晓东 高文 《高技术通讯》 EI CAS CSCD 北大核心 2007年第12期1211-1215,共5页
针对数字电视机顶盒的重要功能——多节目解码对播放同步的需求,设计了一种双时钟计数器(STC)的时钟恢复电路,并在支持先进音视频编码标准(AVS)的高清解码芯片中得到实现。该电路使用主从两个STC,主STC由一个混合型的锁相环驱动,该锁相... 针对数字电视机顶盒的重要功能——多节目解码对播放同步的需求,设计了一种双时钟计数器(STC)的时钟恢复电路,并在支持先进音视频编码标准(AVS)的高清解码芯片中得到实现。该电路使用主从两个STC,主STC由一个混合型的锁相环驱动,该锁相环产生的27MHz时钟同时用于产生音视频解码时钟;从STC则由一个全数字的锁相环驱动,它仅用于与展示时间戳(PTS)比较产生显示同步控制信号。同时提出了一个硬件的低通滤波算法,该算法保证了STC在稳态下追踪传输流中的节目时钟参考(PCR)的变化,并且提供稳定的时钟输出,同时有效降低了主控CPU的负荷。仿真实验结果表明,所提出的时钟恢复电路和低通滤波算法具有较好的性能和较低的计算复杂度,并有效地降低了硬件开销。 展开更多
关键词 时钟恢复 锁相环 传输流 先进音视频编码标准(avs)
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部