期刊文献+
共找到3篇文章
< 1 >
每页显示 20 50 100
基于Arria10的高速Serdes接口设计
1
作者 杜冰馨 吴海洲 《无线电通信技术》 2018年第1期99-102,共4页
随着航天测控技术的飞速发展,系统传输速率成为了限制系统整体性能的关键因素之一。Serdes接口以其传输速率高、抗干扰能力强、功耗低等优点,迅速成为高速传输接口发展的主流。针对串行链路速率及带宽不断提高的问题,提出了一种基于Arri... 随着航天测控技术的飞速发展,系统传输速率成为了限制系统整体性能的关键因素之一。Serdes接口以其传输速率高、抗干扰能力强、功耗低等优点,迅速成为高速传输接口发展的主流。针对串行链路速率及带宽不断提高的问题,提出了一种基于Arria10 FPGA芯片的高速Serdes接口模块的设计方案。通过板间的高速数据传输实验,使用Transceiver Toolkit验证了经过PMA参数优化后的单路10 Gbps的传输速率以及最高768 Gbps的总传输带宽,解决了高速传输系统对传输带宽要求高的问题,为系统实现高速数字开关矩阵的设计提供了技术支持。 展开更多
关键词 高速Serdes接口 arria10 TRANSCEIVER TOOLKIT PMA参数 数字开关矩阵
在线阅读 下载PDF
基于ITU-T G.984的GPON系统FPGA设计
2
作者 郑杭波 《信息技术与标准化》 2013年第4期64-67,共4页
针对ITU-T G.984相关协议较复杂、实现难度大、涉及面广,GPON系统FPGA设计过程中采用分层的设计方法。MAC层为GPON系统的核心层,基于通用成帧协议的TC层可封装多种业务,研究了TC层协议和TC层帧结构,针对成帧子层提出了模块化设计方案。... 针对ITU-T G.984相关协议较复杂、实现难度大、涉及面广,GPON系统FPGA设计过程中采用分层的设计方法。MAC层为GPON系统的核心层,基于通用成帧协议的TC层可封装多种业务,研究了TC层协议和TC层帧结构,针对成帧子层提出了模块化设计方案。在Quartus Ⅱ环境下,以Arria GX EP1AGX60DF780C6为目标器件,通过硬件描述语言Verilog HDL语言,完成了MAC层的FPGA实现和整体仿真。 展开更多
关键词 GPON MAC层 GPON帧 QuartusⅡ arria TMGX Verilog HDL语言
在线阅读 下载PDF
基于软件无线电的数字上变频系统设计
3
作者 李停 郭里婷 吴林煌 《有线电视技术》 2015年第3期46-48,共3页
本文设计一个电路简单,变频频率易控的软件无线电的数字上变频硬件平台,而且其所有处理过程均在数字域上进行,可以在数字域上直接将基带信号上变换到所需的射频频率上。
关键词 软件无线电 数字上变频 arria V FPGA
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部