期刊文献+
共找到4篇文章
< 1 >
每页显示 20 50 100
基于ARM的皮肤听声系统的设计 被引量:2
1
作者 李建文 贺慧杰 《计算机工程与设计》 CSCD 北大核心 2011年第1期107-109,284,共4页
为了提高皮肤听声器的性能,提出了一种基于ARM(先进的精简指令计算机处理器)的嵌入式皮肤听声系统设计方案,包括硬件设计、软件设计与一些滤波算法的实现。该系统在原来皮肤听声器的模拟电路中加入数字电路的设计,将嵌入式技术、皮肤听... 为了提高皮肤听声器的性能,提出了一种基于ARM(先进的精简指令计算机处理器)的嵌入式皮肤听声系统设计方案,包括硬件设计、软件设计与一些滤波算法的实现。该系统在原来皮肤听声器的模拟电路中加入数字电路的设计,将嵌入式技术、皮肤听声技术与语音识别技术相融合,不仅可以让听觉障碍者通过皮肤感知到声音,还可以把说话人的声音信号以文本形式在屏幕上加以显示。实验结果表明,该系统提高了皮肤听声器的识别率,有效地解决了部分简单语音辨析难的问题。 展开更多
关键词 arm(先进的精简指令计算机微处理器) 皮肤听声 语音识别 嵌入式 滤波
在线阅读 下载PDF
基于ARM的码激励线性预测编解码系统的实现 被引量:1
2
作者 李春泉 徐少平 《计算机工程与设计》 CSCD 北大核心 2012年第9期3411-3416,共6页
为了克服单DSP码激励线性预测语音系统通用性差、双处理器系统(ARM和DSP)码激励线性预测语音设计成本高和硬件接口设计复杂及稳定性低等问题,提出使用单片S3c2410处理器芯片实现码激励线性预测语音系统;包括算法分析,系统硬件平台设计... 为了克服单DSP码激励线性预测语音系统通用性差、双处理器系统(ARM和DSP)码激励线性预测语音设计成本高和硬件接口设计复杂及稳定性低等问题,提出使用单片S3c2410处理器芯片实现码激励线性预测语音系统;包括算法分析,系统硬件平台设计和系统软件设计。实验结果表明,在不降低系统语音性能的同时,采用单片S3c2410处理器,能够提高系统通用性和稳定性,降低设计的复杂性和成本。 展开更多
关键词 码激励线性预测 语音信号 编解码 arm(先进的精简指令计算机微处理器) S3C2410(三星2410arm处理器)
在线阅读 下载PDF
应用于NV系综量子实验调控的数字锁相放大器设计与实现
3
作者 邓宇轩 徐南阳 +1 位作者 陈宝 周明媞 《合肥工业大学学报(自然科学版)》 北大核心 2025年第1期44-49,共6页
文章设计一种应用于金刚石氮空位(nitrogen-vacancy,NV)系综量子实验的数字锁相放大器。为实现高速模拟与数字信号的采样、输出以及软硬件协同与同步处理能力,设计采用ZYNQ-7010芯片作为核心器件,基于现场可编程门阵列(field programmab... 文章设计一种应用于金刚石氮空位(nitrogen-vacancy,NV)系综量子实验的数字锁相放大器。为实现高速模拟与数字信号的采样、输出以及软硬件协同与同步处理能力,设计采用ZYNQ-7010芯片作为核心器件,基于现场可编程门阵列(field programmable gate array,FPGA)与精简指令集计算机(reduced instruction set computer,RISC)微处理器(advanced RISC machines,ARM)内核的基本架构,同时搭载双路高采样率的模数转换器(analog to digital converter,ADC)和数模转换器(digital to analog converter,DAC)。整套系统可以同时进行多路锁相放大处理,输入模拟噪声低至1 nV/Hz 1/2,采样率高达125 MS/s,数据传输带宽可达800 Mib/s,具有集成化程度高、易操控、锁相准确性较高等特点。该设计成功应用在NV系综实验平台上,光探测磁共振(optically detected magnetic resonance,ODMR)实验及后续计算结果表明,使用文中锁相放大器的磁强计灵敏度可以达到1.23 nT/Hz 1/2。 展开更多
关键词 现场可编辑门阵列(FPGA) 精简指令计算机微处理器(arm) 模数转换器(ADC) 锁相放大器 光探测磁共振(ODMR)
在线阅读 下载PDF
基于Hi3512的H.264视频编码器设计
4
作者 黄伟华 郑贤忠 《计算机工程与设计》 CSCD 北大核心 2013年第4期1254-1259,共6页
为解决视频监控应用中数据量多,运算量大和实时性要求高的问题,提出了基于ARM9内核,片内集成视频硬件编码协处理器的海思Hi3512芯片的H.264视频编码器设计方案。采用理论与仿真相结合的方法,对复合视频分离电路和音频接口模块的硬件架... 为解决视频监控应用中数据量多,运算量大和实时性要求高的问题,提出了基于ARM9内核,片内集成视频硬件编码协处理器的海思Hi3512芯片的H.264视频编码器设计方案。采用理论与仿真相结合的方法,对复合视频分离电路和音频接口模块的硬件架构进行了分析,指出了设计中应注意的问题与采取的解决方法,并进一步讨论了视频处理模块中DDR2(Double Data Rate 2SDRAM)单元等关键电路的理论计算与仿真设计,通过多线程对视音频编码算法进行了实现。通过对实际样机的长时间不间断测试,验证了编码器的编码能力和可靠性,表明其达到了视频监控中的要求。 展开更多
关键词 编码器 H.264 复合视频 arm(先进的精简指令计算机微处理器) 仿真
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部