期刊文献+
共找到3篇文章
< 1 >
每页显示 20 50 100
GEM探测器读出电子学ADC采样系统设计 被引量:2
1
作者 杜秋宇 江晓山 +4 位作者 李绍富 胡俊 张杰 陈少佳 宁哲 《核电子学与探测技术》 CAS 北大核心 2015年第4期399-402,407,共5页
本文简要介绍了GEM探测器读出电子学ADC采样系统设计与测试。该系统包括模数变换模块、数据汇总模块和后端数据接收模块三部分。本文详细介绍了模数变换模块硬件电路设计、FPGA逻辑设计、光纤数据传输设计以及ADC采样芯片的测试方法。... 本文简要介绍了GEM探测器读出电子学ADC采样系统设计与测试。该系统包括模数变换模块、数据汇总模块和后端数据接收模块三部分。本文详细介绍了模数变换模块硬件电路设计、FPGA逻辑设计、光纤数据传输设计以及ADC采样芯片的测试方法。经过测试,该系统实现了8通道数据实时采集、传输、存储及显示功能。 展开更多
关键词 GEM探测器 adc性能测试 FPGA
在线阅读 下载PDF
基于FPGA的数据采集测试系统设计 被引量:3
2
作者 黄远望 严济鸿 周伟 《现代雷达》 CSCD 北大核心 2015年第4期73-76,80,共5页
为满足某数模转换器(Analog-Digital Converter,ADC)测试平台的需求,设计并实现了一种基于通用串行总线(Universal Serial Bus,USB)接口的双通道数据采集测试系统。该系统以现场可编程门阵列(Field Programmable Gate Array,FPGA)为核心... 为满足某数模转换器(Analog-Digital Converter,ADC)测试平台的需求,设计并实现了一种基于通用串行总线(Universal Serial Bus,USB)接口的双通道数据采集测试系统。该系统以现场可编程门阵列(Field Programmable Gate Array,FPGA)为核心,采用高速静态随机存储器(Static Random Access Memory,SRAM)作为数据缓存,支持多种触发模式和数据采集模式,同时兼容多种数据缓存长度的设置。系统采用CYPRESS公司USB芯片的Slave FIFO模式实现数据的传输和指令的交互。上位机应用程序以指令方式对下层硬件的数据采集过程进行控制,同时可显示波形和对ADC各项动态静态参数的计算分析。整个系统由板级硬件、FPGA内部逻辑、USB固件程序、设备驱动和上位机软件构成。经过测试,系统可实现采样率为4 MHz时ADC输出信号的稳定采集,并得到较好的ADC参数测量结果,验证了设计方案的正确性和可行性。 展开更多
关键词 现场可编程门阵列 通用串行总线 数据采集 双通道 adc性能测试
在线阅读 下载PDF
地下暗物质实验中的高速采样ADC模块设计与研究
3
作者 邹剑雄 刘振安 +3 位作者 赵豫斌 江晓山 胡俊 李捷 《核电子学与探测技术》 CAS CSCD 北大核心 2013年第5期535-539,共5页
简要介绍用于地下暗物质实验的高速采样ADC模块的设计与测试。主要介绍了电路结构,FPGA逻辑结构以及ADC性能测试方法,包括随机噪声、积分非线性(INL)、微分非线性(DNL)、信噪比、信号噪声失真比、有效位等。最后给出了系统级的初步调试... 简要介绍用于地下暗物质实验的高速采样ADC模块的设计与测试。主要介绍了电路结构,FPGA逻辑结构以及ADC性能测试方法,包括随机噪声、积分非线性(INL)、微分非线性(DNL)、信噪比、信号噪声失真比、有效位等。最后给出了系统级的初步调试结果。 展开更多
关键词 地下暗物质实验 高速采样adc adc性能测试 现场可编程门阵列
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部