期刊文献+
共找到3篇文章
< 1 >
每页显示 20 50 100
面向高信道衰减的低功耗112 Gibit/s Duo-binary PAM4 SerDes发射机设计 被引量:2
1
作者 唐子翔 吕方旭 +3 位作者 师剑军 张金旺 王正 李鹏 《电光与控制》 CSCD 北大核心 2022年第11期82-85,90,共5页
为了解决串行收发机在强信道衰减下误码过高的问题,采用Duo-binary PAM4编码技术设计了一款低功耗的112 Gibit/s SerDes发射机。通过采用Duo-binary PAM4编码技术,解决了高速PAM4(Pulse Amplitude Modulation-4)信号衰减过大的问题;采用... 为了解决串行收发机在强信道衰减下误码过高的问题,采用Duo-binary PAM4编码技术设计了一款低功耗的112 Gibit/s SerDes发射机。通过采用Duo-binary PAM4编码技术,解决了高速PAM4(Pulse Amplitude Modulation-4)信号衰减过大的问题;采用CMOS的1/4速架构的4∶1合路器,降低了发射机的系统功耗;采用阻抗校准电路,提高了Duo-binary PAM4发射机的线性度。该发射机采用CMOS 28 nm工艺设计,0.9 V电压供电。仿真结果表明:该发射机在20.9 dB强信道衰减下,可以工作在112 Gibit/s,功耗为1.9 pJ/bit,且线性度达到88.3%。 展开更多
关键词 Duo-binary PAM4编码 1/4速架构的4∶1合路器 阻抗校准电路 强信道
在线阅读 下载PDF
面向片上互连的低功耗CNRZ-5 125Gb/s高速SerDes发射机 被引量:2
2
作者 吕栋斌 吕方旭 +3 位作者 王和明 张庚 张金旺 秦悦仪 《空军工程大学学报(自然科学版)》 CSCD 北大核心 2022年第2期83-89,共7页
为解决高性能CPU、GPU、AI等高端芯片的片上互联(D2D)带宽低、引脚效率不高的问题,设计了一款面向超短距离传输(USR)的低功耗、高引脚效率的125Gb/s发射机。为提高引脚效率,该电路采用相关非归零编码(CNRZ)技术;为降低发射机功耗,采用... 为解决高性能CPU、GPU、AI等高端芯片的片上互联(D2D)带宽低、引脚效率不高的问题,设计了一款面向超短距离传输(USR)的低功耗、高引脚效率的125Gb/s发射机。为提高引脚效率,该电路采用相关非归零编码(CNRZ)技术;为降低发射机功耗,采用一种预编码的电压模驱动(SST)技术;为解决传统电路两级2∶1MUX功耗大的问题,采用CMOS的4∶1MUX。该发射机采用CMOS 28nm工艺设计,0.9V电压供电。仿真结果表明,基于CNRZ技术的发射机工作在125Gb/s时,输出信号最小眼宽可达0.41UI(1UI=40ps),系统功耗为1.1pJ/bit,引脚效率由5bit/10wire提高到5bit/6wire。 展开更多
关键词 相关非归零编码 发射机 串并转换 预编码的SST驱动 4∶1合路器
在线阅读 下载PDF
用于片上网络的高速低功耗多轨协议异步通信通道 被引量:2
3
作者 管旭光 周端 +1 位作者 杨银堂 朱樟明 《计算机辅助设计与图形学学报》 EI CSCD 北大核心 2009年第12期1700-1705,共6页
针对传统片上网络中的通信通道功耗大、吞吐量低的缺点,提出一种用于片上网络的高速低功耗多轨协议异步通信通道,其具有检测完成自恢复的功能.每一级通道单元通过自动检测输出端的信号控制电路正常工作,加入门限门使整个通道单元延时不... 针对传统片上网络中的通信通道功耗大、吞吐量低的缺点,提出一种用于片上网络的高速低功耗多轨协议异步通信通道,其具有检测完成自恢复的功能.每一级通道单元通过自动检测输出端的信号控制电路正常工作,加入门限门使整个通道单元延时不敏感,低延迟传输模块使前向传输延迟减少为1.5倍门延迟,1/4码的编码方式使电路功耗大大降低.在不同工艺模型和不同温度下对电路的性能和功耗进行仿真测试,结果表明,该通道单元最快可以在2.64 GHz的频率下工作,平均动态功耗为1.252 mW,可以满足高速低功耗的片上网络应用. 展开更多
关键词 1/4 异步传输协议 全局异步局部同步 高速低功耗 片上网络
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部