-
题名龙芯2E多处理器芯片组的设计与实现
- 1
-
-
作者
方志斌
胡鹏
安学军
孙凝晖
-
机构
中国科学院计算技术研究所
-
出处
《计算机应用研究》
CSCD
北大核心
2008年第5期1465-1469,1473,共6页
-
基金
中国科学院创新课题资助项目(20054010)
中国科学院计算技术研究所创新课题资助项目(20046080)
-
文摘
提出了一种面向高性能计算机的多处理器芯片组的设计,其主要特点是支持多处理器通过芯片组和交换芯片两级互连,全局地址空间和多处理器同步支持。给出了芯片组的组成结构、设计原则和关键技术,设计并实现了基于龙芯2E处理器的多处理器芯片组。目前,已采用FPGA平台对该芯片组进行验证和测试,以该芯片组为核心的四处理器原型系统完成B IOS引导和操作系统运行,经过实测处理器的访问请求通过芯片组延迟小于0.5μs,芯片组内处理器通信带宽达到500 Mbps。
-
关键词
多处理器
芯片组
全局地址空间
龙芯2e处理器
-
Keywords
multi-processor
chipset
global address space (GAS)
Godson 2e CPU
-
分类号
TP302
[自动化与计算机技术—计算机系统结构]
-
-
题名基于龙芯处理器的网络防火墙系统的设计与实现
被引量:4
- 2
-
-
作者
李青
吴少校
乔崇
史岗
刘金刚
-
机构
首都师范大学计算机科学联合研究院
中国科学院计算技术研究所
-
出处
《计算机应用》
CSCD
北大核心
2008年第6期1372-1375,共4页
-
基金
国家863计划项目(2005AA1100102006AA010201)
中法合作90纳米工艺龙芯CPU设计项目(2005AA119020)
-
文摘
设计并实现了一个网络防火墙计算机系统方案。该方案采用国产高性能龙芯2E处理器和L inux操作系统,并对防火墙系统软件的核心策略、硬件结构设计、高速信号完整性设计、网络数据包吞吐率和延时的测试方法等关键问题给出了相应的解决方法。针对信号完整性问题提出了先期约束后期仿真的布线机制,提高了高速信号系统板级设计的可靠性。给出了网口数据包吞吐率和延迟这两项评估防火墙性能的关键指标的测量和计算方法。板级仿真和实际网络性能测试数据表明,该方案是一个通用且安全可靠的防火墙系统方案。
-
关键词
网络防火墙
龙芯2e处理器
信号完整性
网络数据包吞吐率
网络数据包延时
-
Keywords
network firewall system
Godson2e CPU
signal integrity
network packet passed ratio
network packet passed delay
-
分类号
TP393.08
[自动化与计算机技术—计算机应用技术]
TP303
[自动化与计算机技术—计算机系统结构]
-
-
题名基于龙芯处理器网络计算机的设计与实现
- 3
-
-
作者
吴少校
蔡晔
史岗
刘金刚
-
机构
首都师范大学
中国科学院计算技术研究所
-
出处
《计算机工程与设计》
CSCD
北大核心
2008年第17期4475-4477,共3页
-
基金
国家863高技术研究发展计划基金项目(2005AA110010
2005AA119020)
-
文摘
设计并实现了一个网络计算机系统方案。该方案采用国产高性能龙芯2E处理器和自主设计的北桥,对于主板上的电源设计、北桥设计、信号完整性等关键问题给出了相应的解决方法。针对信号完整性问题提出了先期约束后期仿真的布线机制,提高了高速信号系统板级设计的可靠性。理论分析和实验结果表明,该方案是一个通用可靠的龙芯2E板级系统方案。
-
关键词
网络计算机
龙芯2e处理器
电源
北桥
信号完整性
-
Keywords
network computer
Loongson 2e
power supply
north bridge
signal integrity
-
分类号
TP303
[自动化与计算机技术—计算机系统结构]
-