-
题名一种分片式多核处理器的用户级模拟器
被引量:6
- 1
-
-
作者
黄琨
马可
曾洪博
张戈
章隆兵
-
机构
中国科学院计算技术研究所系统结构重点实验室
中国科学技术大学计算机科学与技术系
-
出处
《软件学报》
EI
CSCD
北大核心
2008年第4期1069-1080,共12页
-
基金
国家自然科学基金No.60673146
国家杰出青年基金No.60325205
+3 种基金
国家高技术研究发展计划(863)No.2006AA010201
国家重点基础研究发展计划(973)No.2005CB321600
北京市自然科学基金No.4072024
中国科学院计算技术研究所知识创新课题No.20066012~~
-
文摘
随着片上晶体管资源的增多和互连线延迟的加大,分片式多核微处理器已成为多核处理器设计的新方向.为了对这种新型处理器进行体系结构的深入研究和设计空间的探索,设计并实现了针对分片式多核处理器的用户级多核性能模拟器.该多核模拟器在龙芯2号单处理器核的基础上,完整地模拟了基于目录的Cache一致性协议和存储转发式片上互联网络的结构模型,详细地刻画了由于系统乱序处理各种请求应答和请求之间的冲突而造成的时序特性,可以通过运行各种串行或并行的工作负载对多核处理器的各种重要性能指标加以评估,为多核处理器的结构设计提供了快速、灵活、高效的研究平台.
-
关键词
分片式CMP(chip
multiprocessor)
模拟器
片上网络
性能分析
龙芯2号微处理器
-
Keywords
tiled CMP (chip multiprocessor)
simulator
network on chip
performance analysis
Godson-2 processor
-
分类号
TP302
[自动化与计算机技术—计算机系统结构]
-
-
题名一种基于龙芯CPU的结构级功耗评估新方法
被引量:4
- 2
-
-
作者
黄琨
章隆兵
胡伟武
张戈
-
机构
中国科学院计算技术研究所计算机系统结构重点实验室
中国科学院研究生院北京
-
出处
《计算机研究与发展》
EI
CSCD
北大核心
2007年第5期782-789,共8页
-
基金
国家"九七三"重点基础研究发展规划基金项目(2005CB321600)
国家自然科学基金项目(60673146)
+4 种基金
国家杰出青年基金项目(60325205)
国家"八六三"高技术研究发展计划基金项目(2005AA110010
2005AA119020)
中国科学院计算技术研究所知识创新基金项目(20066012
20056240)~~
-
文摘
如何有效地利用处理器消耗的能量而得到尽可能高的性能成为了目前体系结构研究的热点,在研究中,结构级的功耗评估工具无疑具有重要的作用.在现有的结构级功耗模拟器中,往往只考虑了动态电路以及全定制实现方法下的功耗刻画,而忽略了以静态电路和标准单元设计为主的ASIC设计方法对处理器功耗带来的影响.由此,结合一款高性能、低功耗通用处理器——龙芯2号的具体实现,对其设计特点和功耗特性进行分析,实现了以龙芯2号处理器为基本研究对象的结构级功耗评估方法.该评估方法充分考虑了CMOS静态电路的结构级功耗刻画方法,因此更加适合目前以ASIC设计方法为主的高性能处理器结构的功耗评估.该结构级功耗评估方法与RTL级的功耗评估方法相比,具有速度快和灵活性好的优点.在2.4GHz的IntelXeon上,该功耗评估方法的速度约为300K/s,是RTL级的评估方法的5000倍,而且误差很小.
-
关键词
功耗
评估方法
龙芯2号微处理器
功耗建模
ASIC设计
-
Keywords
power
estimation methodology
Godson-2 processor
power modeling
ASIC design
-
分类号
TP302
[自动化与计算机技术—计算机系统结构]
-