期刊文献+
共找到66篇文章
< 1 2 4 >
每页显示 20 50 100
电子设计自动化中的硬件描述语言 被引量:7
1
作者 冼凯仪 《半导体技术》 CAS CSCD 北大核心 2003年第4期76-78,共3页
通过一个设计例子介绍了VHDL语言的应用,说明了实现电子电路的电子设计自动化(EDA)过程。
关键词 电子设计 硬件描述语言 VHDL 集成电路
在线阅读 下载PDF
硬件描述语言VHDL的发展
2
作者 张艳 司国斌 《成才之路》 2007年第21期47-47,共1页
本文介绍了在数字电路设计中,随着计算机技术、超大规模集成电路(CPLD、FPGA)的发展和硬件描述语言(HDL,Hardware Description Language)的出现,软、硬件设计之间的界限被打破,数字系统的硬件设计可以完全用软件来实现,只要掌握了HDL语... 本文介绍了在数字电路设计中,随着计算机技术、超大规模集成电路(CPLD、FPGA)的发展和硬件描述语言(HDL,Hardware Description Language)的出现,软、硬件设计之间的界限被打破,数字系统的硬件设计可以完全用软件来实现,只要掌握了HDL语言就可以设计出各种各样的数字逻辑电路。 展开更多
关键词 专用集成电路 现场可编程门阵列 硬件描述语言 片上系统
在线阅读 下载PDF
VHDL在数字集成电路设计中的应用 被引量:10
3
作者 韩进 程勇 齐现英 《山东科技大学学报(自然科学版)》 CAS 2003年第4期74-77,共4页
概述了数字集成电路设计的发展趋势;分析了VHDL的特点;结合实例介绍了VHDL在数字集 成电路设计中的应用方法。
关键词 VHDL 数字集成电路 电路设计 硬件描述语言 现场可编程门阵列 FPGA 现场可编程逻辑器件 FPLD
在线阅读 下载PDF
自动提取RTL级集成电路时序信息
4
作者 高燕 沈理 《微电子学与计算机》 CSCD 北大核心 2003年第6期1-3,共3页
文章以Verilog硬件描述语言描述的电路为研究对象,给出RTL级集成电路的静态时序深度和动态时序深度概念。从静态、动态两方面出发度量语句的执行效果和程序运行的时序关系,并实现了信息的自动提取,从而为高层次测试生成、设计验证提供... 文章以Verilog硬件描述语言描述的电路为研究对象,给出RTL级集成电路的静态时序深度和动态时序深度概念。从静态、动态两方面出发度量语句的执行效果和程序运行的时序关系,并实现了信息的自动提取,从而为高层次测试生成、设计验证提供了方便。 展开更多
关键词 RTL级集成电路 时序信息 自动提取 硬件描述语言 可测试性设计
在线阅读 下载PDF
电话机拨号集成电路仿真设计 被引量:1
5
作者 李永成 顾亚文 李孟宇 《电子设计工程》 2019年第2期130-134,共5页
针对Multisim软件的元件库中缺少拨号集成电路元件,无法进行电话机电路仿真的情况,本文采用了Multisim提供的VHDL数字电路仿真模块,设计一个基于VHDL硬件描述语言的元件,并以此元件为基础,结合模拟元件进行拨号集成电路仿真设计。对设... 针对Multisim软件的元件库中缺少拨号集成电路元件,无法进行电话机电路仿真的情况,本文采用了Multisim提供的VHDL数字电路仿真模块,设计一个基于VHDL硬件描述语言的元件,并以此元件为基础,结合模拟元件进行拨号集成电路仿真设计。对设计的拨号集成电路HM9102D进行了功能测试,测试结果符合拨号集成电路的基本逻辑功能要求及信号的输入输出要求。该设计表明,对复杂的数模结合集成电路,采用VHDL模块与模拟电路相结合的方法可以方便地进行仿真设计。 展开更多
关键词 电话机仿真 拨号集成电路 HM9102D VHDL硬件描述语言 MULTISIM
在线阅读 下载PDF
数字集成电路测试中测试矢量的生成
6
作者 刘伟 刘建军 《世界电子元器件》 2007年第2期80-82,共3页
电路的日益复杂和集成度的不断提高,测试已成为集成电路设计中费用最高、难度最大的一个环节。本文主要讨论了测试中伪随机测试矢量的生成,并提出了改进其周期的办法,从而能大大提高故障的覆盖率。最后通过硬件描述语言Verilog在Quar... 电路的日益复杂和集成度的不断提高,测试已成为集成电路设计中费用最高、难度最大的一个环节。本文主要讨论了测试中伪随机测试矢量的生成,并提出了改进其周期的办法,从而能大大提高故障的覆盖率。最后通过硬件描述语言Verilog在QuartusⅡ软件下进行仿真,验证了其正确性。 展开更多
关键词 集成电路测试 测试矢量 集成电路设计 硬件描述语言 集成 伪随机
在线阅读 下载PDF
IC集成电路设计充电计划
7
《电子与电脑》 2007年第7期116-118,共3页
班别介绍数字集成电路设计基础班课程代码:DJC003课程说明:基础知识和入门培训课程特色:学习数字IC设计流程,设计方法,对数字集成电路设计设计知识有一完整了解修课条件:理工科专科以上学历,大学英语四级课程大纲: 1.Unix/Linux操作系... 班别介绍数字集成电路设计基础班课程代码:DJC003课程说明:基础知识和入门培训课程特色:学习数字IC设计流程,设计方法,对数字集成电路设计设计知识有一完整了解修课条件:理工科专科以上学历,大学英语四级课程大纲: 1.Unix/Linux操作系统使用2.文本编辑器VIM和EMACS 3.数字电路技术基础4.半导体电路和工艺基础5.数字逻辑6.数字集成电路设计流程7.硬件描述语言和电路设计8.电路验证技术9. 展开更多
关键词 集成电路设计 数字电路 硬件描述语言 专用语言 逻辑综合 报名费 静态时序分析 IC
在线阅读 下载PDF
MetaHDL:面向自动推断和参数追踪硬件描述域特定语言
8
作者 孟昕 沈海斌 严晓浪 《浙江大学学报(工学版)》 EI CAS CSCD 北大核心 2010年第6期1079-1085,1097,共8页
针对利用工业标准的硬件描述语言(HDL)进行可配置参数化系统芯片(SoC)设计工作繁琐、代码不易维护的问题.提出域特定语言MetaHDL,用于可配置数字集成电路的可综合功能描述,范围从面向逻辑的底层模块设计到IP集成的SoC设计.MetaHDL利用... 针对利用工业标准的硬件描述语言(HDL)进行可配置参数化系统芯片(SoC)设计工作繁琐、代码不易维护的问题.提出域特定语言MetaHDL,用于可配置数字集成电路的可综合功能描述,范围从面向逻辑的底层模块设计到IP集成的SoC设计.MetaHDL利用自动推断和参数追踪技术,针对电路结构功能描述作了专门的语法优化,提高了语言的描述力和表现力,进而提升了代码的可读性和可维护性,并达到65%以上的代码精简;通过封装寄存器传输级(RTL)设计规则,降低了RTL描述的复杂度,提高了团队工作质量和工作效率;由MetaHDL预处理器和参数追踪机制构成的二级代码配置体系,大大简化了面向重用的可配置参数化模块的设计和IP集成过程.MetaHDL被应用在"统一威胁管理"芯片设计项目中,很好地应对了复杂重用环境下代码配置的设计挑战,提高了项目开发的效率和质量. 展开更多
关键词 域特定语言 硬件描述语言 超大规模集成电路设计 可重用设计
在线阅读 下载PDF
电路设计状态机描述算法研究 被引量:2
9
作者 徐东明 黄海生 《微电子学与计算机》 CSCD 北大核心 2001年第2期11-13,共3页
文章论述了可视化的硬件描述语言 (Visual HDL)中经常应用的各种状态机算法,分析了这些算法对电路工作性能的影响,使利用状态机设计电路的技巧大大提高。
关键词 可视化 硬件描述语言 设计 超大规模集成电路 状态机描述算法
在线阅读 下载PDF
一种高速卷积编解码器的FPGA实现 被引量:4
10
作者 周希侠 朱克勤 周少骞 《上海航天》 2004年第3期29-33,共5页
在现场可编程逻辑器件(FPGA)的基础上,采用模块化设计,将超高速集成电路硬件描述语言(VHDL)和原理图混合输入,设计了一种可实现数据高速传输的卷积编码器和维特比译码器。在编码器和译码器中采用(7,3/4)增信删余方式以提高编译码效率。... 在现场可编程逻辑器件(FPGA)的基础上,采用模块化设计,将超高速集成电路硬件描述语言(VHDL)和原理图混合输入,设计了一种可实现数据高速传输的卷积编码器和维特比译码器。在编码器和译码器中采用(7,3/4)增信删余方式以提高编译码效率。设计的维特比译码器速率可达100Mb/s。 展开更多
关键词 现场可编程逻辑器件 高速集成电路硬件描述语言 卷积编码 软判决维特比译码算法 增信删余
在线阅读 下载PDF
基于VHDL语言的出租车计费系统设计 被引量:2
11
作者 席砺莼 董丽梅 +1 位作者 田梦周 闫宏伟 《现代电子技术》 2003年第3期79-81,共3页
利用 VHDL语言设计出租车计费系统 ,使其实现计费以及预置和模拟汽车启动、停止、暂停等功能 ,并设计动态扫描电路显示车费数目 ,突出了其作为硬件描述语言的良好的可读性、可移植性和易理解等优点。此程序通过下载到特定芯片后 ,可应... 利用 VHDL语言设计出租车计费系统 ,使其实现计费以及预置和模拟汽车启动、停止、暂停等功能 ,并设计动态扫描电路显示车费数目 ,突出了其作为硬件描述语言的良好的可读性、可移植性和易理解等优点。此程序通过下载到特定芯片后 ,可应用于实际的出租车计费系统中。 展开更多
关键词 VHDL语言 出租车 计费系统 高速 集成电路 硬件描述语言 计数器
在线阅读 下载PDF
基于VHDL语言的8031 IP Core设计
12
作者 那凯鹏 李永红 徐志永 《黑龙江科技信息》 2008年第34期75-75,291,共2页
以VHDL语言为手段,设计实现8031 IP Core的部分功能,使用quartus完成仿真验证工作。论文的MCU逻辑设计中提供IP Core,具有广泛的应用价值。本设计完全满足标准的8031的功能、时序要求,实现了8031内部特殊功能寄存器、程序存储器、数据... 以VHDL语言为手段,设计实现8031 IP Core的部分功能,使用quartus完成仿真验证工作。论文的MCU逻辑设计中提供IP Core,具有广泛的应用价值。本设计完全满足标准的8031的功能、时序要求,实现了8031内部特殊功能寄存器、程序存储器、数据存储器、指令译码单元、算术逻辑运算单元、控制单元、数据总线、地址总线、程序地址总线等功能。该方法具有传统逻辑设计方法所无法比拟的优越性。 展开更多
关键词 高速集成电路硬件描述语言 8031 IP CORE 仿真 微控制器
在线阅读 下载PDF
FPGA,VHDL和BES主触发控制电路 被引量:1
13
作者 过雅南 王菊芳 赵棣新 《核电子学与探测技术》 CAS CSCD 北大核心 1996年第4期252-254,共3页
用高速的FPGA代替ECL集成电路制作了北京谱仪的主触发电路,其设计过程中使用了硬件描述语言VHDL,得到了和原电路同样的性能,但增加了灵活性。
关键词 触发判选 集成电路 硬件描述语言 FPGA
在线阅读 下载PDF
一种基于FPGA的高速误码测试仪的设计 被引量:2
14
作者 王骐 王青萍 《电子设计工程》 2011年第9期129-133,共5页
误码测试仪是检测通信系统可靠性的重要设备。传统的误码测试仪基于CPLD和CPU协同工作,不仅结构复杂,价格昂贵,而且不方便携带。基于FPGA的高速误码测试仪,采用FPGA来完成控制和测试模块的一体化设计,提高了系统功能扩展性和系统的集成... 误码测试仪是检测通信系统可靠性的重要设备。传统的误码测试仪基于CPLD和CPU协同工作,不仅结构复杂,价格昂贵,而且不方便携带。基于FPGA的高速误码测试仪,采用FPGA来完成控制和测试模块的一体化设计,提高了系统功能扩展性和系统的集成度,使得各个功能模块在不改动硬件电路的情况下可以相应变化。在发送端发送m序列作为测试数据,其测试速率最高可达到155 Mb/s。由于将物理层上的各协议层的功能集中到FPGA内部实现,减少了硬件和软件的设计复杂度,并且缩短了系统的开发的周期,具有可升级的特点。 展开更多
关键词 高速误码测试仪 现场可编程门阵列 VERILOG硬件描述语言 模块图元 仿真 M序列码
在线阅读 下载PDF
FPGA系统设计中硬件资源分配的分析与研究 被引量:8
15
作者 张静亚 《信息化研究》 2009年第3期37-39,共3页
基于FPGA(现场可编程门阵列)的电子系统设计中,需要用户充分了解芯片内部的各项资源利用情况,包括逻辑单元、RAM、I/O单元、DSP(数字信号处理器)等,以在各种资源利用之间达到一种平衡,从而最大限度地发挥器件的功用。文中研究了基于FPG... 基于FPGA(现场可编程门阵列)的电子系统设计中,需要用户充分了解芯片内部的各项资源利用情况,包括逻辑单元、RAM、I/O单元、DSP(数字信号处理器)等,以在各种资源利用之间达到一种平衡,从而最大限度地发挥器件的功用。文中研究了基于FPGA的电子系统设计中资源分配问题,以设计基于FPGA的多首音乐演奏芯片为例,说明了两种设计方案,并以Altera公司的FPGA为研究对象,在QuartusⅡ5.0设计平台下得到了不同方案中硬件资源的分配情况,并对实验结果进行了分析与比较。由实验结果可知,对于同一设计任务,采用不同设计方法所占用的FPGA硬件资源是不同的。 展开更多
关键词 FPGA 音乐演奏芯片 高速集成硬件描述语言 资源分配
在线阅读 下载PDF
高速电视测量系统中基于CPLD的视频同步控制
16
作者 康艳霞 曹剑中 田雁 《弹箭与制导学报》 CSCD 北大核心 2007年第2期354-356,共3页
介绍了高速电视测量系统,提出了基于CPLD的视频同步信号发生器的设计方案,并在QuartusⅡ平台上实现。该方法克服了由数字电路组合产生同步信号的电路复杂、灵活性差和单片机产生同步信号精度不高等缺点,有较高的实用价值。
关键词 高速电视 VHDL硬件描述语言 同步信号
在线阅读 下载PDF
基于ARM7TDMI的cache控制器电路 被引量:1
17
作者 薛骏 潘江涛 杨军 《电子工程师》 2004年第12期11-14,共4页
针对ARM7TDMI内核的特点,提出了一种高速缓存(cache)控制器的电路实现方案。主要应用Verilog硬件描述语言对cache控制器进行了行为级描述,通过了前端仿真和综合后的联合仿真,比较了嵌入式系统中有无cache的工作效率,并给出了实验结果。... 针对ARM7TDMI内核的特点,提出了一种高速缓存(cache)控制器的电路实现方案。主要应用Verilog硬件描述语言对cache控制器进行了行为级描述,通过了前端仿真和综合后的联合仿真,比较了嵌入式系统中有无cache的工作效率,并给出了实验结果。实验结果表明,系统中加入cache电路以后存储性能会有显著提高。 展开更多
关键词 前端 VERILOG硬件描述语言 电路实现 ARM7TDMI内核 存储性能 控制器 仿真 高速缓存 嵌入式系统 方案
在线阅读 下载PDF
可编程并行接口电路设计与分析
18
作者 田晓波 孙健 +1 位作者 刘强 银志军 《光电技术应用》 2006年第4期56-59,共4页
采用自顶向下的设计方法,用原理图和硬件描述语言这2种输入对并行通信接口芯片进行设计.分析并行通信接口的基本功能实现的关键点以及解决的方法.在MAXPLUS II编译环境下综合,得到比较理想的仿真结果.
关键词 专用集成电路 硬件描述语言 可编程并行接口
在线阅读 下载PDF
浅析ASIC技术与VHDL语言
19
作者 张宏宇 方建 邱卫国 《光电对抗与无源干扰》 2002年第3期30-32,共3页
利用硬件描述语言 (HDL)设计数字电路中的专用集成电路 (ASIC)是目前国际上较为流行的一种设计方法。简要分析了采用ASIC技术开发硬件系统的优点 ,并对VHDL(超高速集成电路硬件描述语言 )作为标准的HDL的功能和特性进行了初步探讨。
关键词 ASIC技术 VHDL语言 专用集成电路 硬件描述语言 设计方法 EDA
在线阅读 下载PDF
基于可编程逻辑器件的LED显示屏控制系统设计 被引量:18
20
作者 张建军 陈钟荣 《液晶与显示》 CAS CSCD 北大核心 2006年第4期398-402,共5页
针对利用单片机设计LED显示屏控制系统中所存在的问题,提出了基于可编程逻辑器件设计和实现的大屏幕LED显示系统,并用串并结合的方案取代以往控制器和显示屏之间串行的数据传输方式。此外,增加光频转换器TSL235,根据环境变化实时调整显... 针对利用单片机设计LED显示屏控制系统中所存在的问题,提出了基于可编程逻辑器件设计和实现的大屏幕LED显示系统,并用串并结合的方案取代以往控制器和显示屏之间串行的数据传输方式。此外,增加光频转换器TSL235,根据环境变化实时调整显示亮度。该系统具有刷新速度快、亮度高、灵活配置、功耗低等特点,外接16 MHz时钟,显示屏能够清晰地显示汉字。 展开更多
关键词 LED显示屏 可编程逻辑器件 高速集成电路硬件描述语言 光频转换器
在线阅读 下载PDF
上一页 1 2 4 下一页 到第
使用帮助 返回顶部