期刊导航
期刊开放获取
上海教育软件发展有限公..
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
1
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
基于FPGA实现的高速等效采集系统
被引量:
10
1
作者
刘俊斌
吴松林
周卫星
《电子技术应用》
北大核心
2011年第10期84-86,共3页
基于FPGA设计一个高速等效采集系统,采样速率高达1 GHz。通过对被测信号的周期进行测量,动态配置锁相环,使采样时钟的周期刚好比被测信号的周期大1 ns,从而完成对被测信号的等效采样。系统采用Quartus Ⅱ软件进行系统模块设计,使用NIOS ...
基于FPGA设计一个高速等效采集系统,采样速率高达1 GHz。通过对被测信号的周期进行测量,动态配置锁相环,使采样时钟的周期刚好比被测信号的周期大1 ns,从而完成对被测信号的等效采样。系统采用Quartus Ⅱ软件进行系统模块设计,使用NIOS IDE Ⅱ软件完成软件代码的实现。该系统在以Cyclone Ⅲ FPGA芯片为核心的DE0开发板上实现,达到了设计要求。
展开更多
关键词
高速等效采样
FPGA
可重配置锁相环
在线阅读
下载PDF
职称材料
题名
基于FPGA实现的高速等效采集系统
被引量:
10
1
作者
刘俊斌
吴松林
周卫星
机构
华南师范大学物理与电信工程学院
出处
《电子技术应用》
北大核心
2011年第10期84-86,共3页
文摘
基于FPGA设计一个高速等效采集系统,采样速率高达1 GHz。通过对被测信号的周期进行测量,动态配置锁相环,使采样时钟的周期刚好比被测信号的周期大1 ns,从而完成对被测信号的等效采样。系统采用Quartus Ⅱ软件进行系统模块设计,使用NIOS IDE Ⅱ软件完成软件代码的实现。该系统在以Cyclone Ⅲ FPGA芯片为核心的DE0开发板上实现,达到了设计要求。
关键词
高速等效采样
FPGA
可重配置锁相环
Keywords
high-speed equivalent sampling
FPGA
reconfigurable phase locked loop
分类号
TP274.2 [自动化与计算机技术—检测技术与自动化装置]
在线阅读
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
基于FPGA实现的高速等效采集系统
刘俊斌
吴松林
周卫星
《电子技术应用》
北大核心
2011
10
在线阅读
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部