期刊文献+
共找到80篇文章
< 1 2 4 >
每页显示 20 50 100
低电压低功耗音频Σ-ΔADC调制器设计 被引量:1
1
作者 张涛 何鹏 刘劲 《湖南大学学报(自然科学版)》 EI CAS CSCD 北大核心 2021年第8期125-132,共8页
针对应用于音频设备中的Σ-ΔADC,提出一款改进的Σ-ΔADC调制器.该调制器结构改进传统调制器的结构并对调制器系数进行优化,克服传统Σ-ΔADC调制器结构的缺点,同时对调制器中的两个关键电路即OTA放大器和比较器也进行优化,极大改善了... 针对应用于音频设备中的Σ-ΔADC,提出一款改进的Σ-ΔADC调制器.该调制器结构改进传统调制器的结构并对调制器系数进行优化,克服传统Σ-ΔADC调制器结构的缺点,同时对调制器中的两个关键电路即OTA放大器和比较器也进行优化,极大改善了OTA放大器和比较器性能.改进后的调制器具有低电压、低功耗、高精度和较好的鲁棒性的特点.该调制器采用1.2 V低电压供电,过采样比(OSR)为128,采样频率为6.144 MHz,信号带宽为20 kHz.基于SMIC0.11μm的工艺下,完成了Σ-ΔADC调制器的版图设计,并最终流片成功.芯片流片后的成测结果表明,调制器的信噪比达到102.4 dB,有效位达到16.7 bit,调制器的整体功耗仅1.17 mW左右,整个调制器的版图的面积仅为0.122 mm2左右.调制器的成测性能指标表明,该调制器是音频芯片中Σ-ΔADC电路的良好选择. 展开更多
关键词 模数转换器 Σ-Δ调制器 电压
在线阅读 下载PDF
多路采集的低功耗箭载监控系统设计 被引量:1
2
作者 段晓瑞 马游春 叶思楠 《传感器与微系统》 北大核心 2025年第2期72-76,共5页
针对目前箭载无线传感器网络数据可靠采集与能源消耗间的矛盾,在研究Powerlink工业以太网特点的基础上,设计了多路采集的低功耗箭载监控系统。该系统将Powerlink网络搭载在现场可编程门阵列(FPGA)硬件平台,通过修改硬件参数,将Microblaz... 针对目前箭载无线传感器网络数据可靠采集与能源消耗间的矛盾,在研究Powerlink工业以太网特点的基础上,设计了多路采集的低功耗箭载监控系统。该系统将Powerlink网络搭载在现场可编程门阵列(FPGA)硬件平台,通过修改硬件参数,将Microblaze软核重新配置并规划FPGA片上资源,实现数据高速传输;采用实时时钟芯片DS1306部署多个自定义触发中断作为主节点唤醒标志信号,在保证系统可靠性的情况下,实现系统功耗动态管理。搭建实验平台对监控系统进行测试。实验结果表明:系统数据采集无误码,平均通信周期450μs,最大偏移量仅为25μs,启用功耗管理模块后,系统功耗降低54.6%,在一定程度上,可以改善传统传感网络在箭载监控过程中的局限性。 展开更多
关键词 现场可编程门阵列 无线传感 POWERLINK 高速传输
在线阅读 下载PDF
一种具有1~128倍可变增益放大器的低功耗Sigma⁃Delta ADC 被引量:1
3
作者 聂勇 吴旦昱 +2 位作者 王丹丹 唐朝 吴霖真 《半导体技术》 CAS 北大核心 2024年第5期476-482,共7页
为满足传感器应用的低功耗需求,设计并实现了一种低功耗Sigma⁃Delta模数转换器(ADC)芯片。该ADC采用一阶全差分开关电容Sigma⁃Delta调制器,且集成了可编程增益放大器(PGA)和Bandgap;使用1.5 bit量化结构,相较于1 bit量化结构减小了3 dB... 为满足传感器应用的低功耗需求,设计并实现了一种低功耗Sigma⁃Delta模数转换器(ADC)芯片。该ADC采用一阶全差分开关电容Sigma⁃Delta调制器,且集成了可编程增益放大器(PGA)和Bandgap;使用1.5 bit量化结构,相较于1 bit量化结构减小了3 dB的量化误差;使用优化的反馈电路,减小了电容失配引入的误差;PGA采用轨到轨的运放电路拓扑,增大了整个芯片的电压适应范围。基于180 nm CMOS工艺对该ADC进行了设计和流片。测试结果表明:该Sigma⁃Delta ADC在采样频率512 kHz、过采样率(OSR)为256时,峰值信噪谐波失真比(SNDR)和有效位数(ENOB)分别为75.29 dB和12.21 bit,芯片功耗仅为0.92 mW。芯片能在2.3~5.5 V宽电源电压范围内正常工作,可实现最大128 V/V的增益。适用于小型传感器的信号测量应用,可以满足小型传感器低功耗、高精度的需求。 展开更多
关键词 模数转换器(adc) 全差分开关电容器 Sigma⁃Delta调制器 1.5 bit量化 可编程增益放大器(PGA)
在线阅读 下载PDF
一种双电压合成信号脉宽调制的低功耗高速电磁铁驱动电路 被引量:10
4
作者 李勇 黄庆林 +2 位作者 谷璐璐 赵杨 任燕 《电工技术学报》 EI CSCD 北大核心 2019年第2期255-263,共9页
针对提升电液控制系统动态和稳态性能的需求,提出一种双电压合成信号脉宽调制的低功耗高速电磁铁驱动电路。与常见的双电源切换电路不同,该电路通过单稳态触发器电路、反相输入求和电路、反相比例运算电路合成一个双电压信号,与高频三... 针对提升电液控制系统动态和稳态性能的需求,提出一种双电压合成信号脉宽调制的低功耗高速电磁铁驱动电路。与常见的双电源切换电路不同,该电路通过单稳态触发器电路、反相输入求和电路、反相比例运算电路合成一个双电压信号,与高频三角波电路比较产生一个双占空比的脉宽调制信号,最后经功率放大级输出,实现初始阶段100%占空比脉宽调制信号使电磁铁线圈电流急速上升驱动衔铁高速运动,运动结束后又以10%占空比实现低功耗保持,避免了双电源切换电路设计的复杂性和实时性问题。基于上述原理,建立高速电磁铁及驱动电路的理论模型,仿真分析电磁铁的动态和稳态性能,并结合原型样机进行实验验证。研究结果表明:与典型恒定电压或恒定占空比控制方式相比,性能明显提高,该驱动电路作用下的电磁铁在2.5mm行程内开启时间为10ms,关闭时间为22ms,稳态功耗为0.3W,可更好地满足低功耗高速电磁铁的驱动要求。 展开更多
关键词 双电压 高速电磁铁 脉宽调制
在线阅读 下载PDF
标准数字工艺下16位精度低压低功耗ΣΔ模数调制器设计 被引量:2
5
作者 殷树娟 李翔宇 孙义和 《电子与信息学报》 EI CSCD 北大核心 2010年第2期464-469,共6页
针对输入信号频率在20Hz~24kHz范围的音频应用,该文采用标准数字工艺设计了一个1.2V电源电压16位精度的低压低功耗ΣΔ模数调制器。在6MHz采样频率下,该调制器信噪比为102.2dB,整个电路功耗为2.46mW。该调制器采用一种伪两级交互控制... 针对输入信号频率在20Hz~24kHz范围的音频应用,该文采用标准数字工艺设计了一个1.2V电源电压16位精度的低压低功耗ΣΔ模数调制器。在6MHz采样频率下,该调制器信噪比为102.2dB,整个电路功耗为2.46mW。该调制器采用一种伪两级交互控制的双输入运算放大器构成各级积分器,在低电源电压情况下实现高摆率高增益要求的同时不会产生更多功耗。另外,采用高线性度、全互补MOS耗尽电容作为采样、积分电容使得整个电路可以采用标准数字工艺实现,从而提高电路的工艺兼容性、降低电路成本。与近期报道的低压低功耗ΣΔ模数调制器相比,该设计具有更高的品质因子FOM。 展开更多
关键词 ΣΔ模数调制器 开关电容 尽电容
在线阅读 下载PDF
基于共源共栅反相器的极低功耗Sigma-Delta调制器设计 被引量:2
6
作者 陈铖颖 陈黎明 +1 位作者 黄新栋 张宏怡 《浙江大学学报(工学版)》 EI CAS CSCD 北大核心 2018年第6期1068-1072,1080,共6页
为了满足穿戴式医疗设备中低功耗、高精度的模数转换应用需求,设计一种基于共源共栅反相器的低功耗14bit/500Hz Sigma-Delta调制器电路.在低电源电压环境下,该电路采用栅压自举开关完成了高精度的信号采样.利用共源共栅反相器替换传统Si... 为了满足穿戴式医疗设备中低功耗、高精度的模数转换应用需求,设计一种基于共源共栅反相器的低功耗14bit/500Hz Sigma-Delta调制器电路.在低电源电压环境下,该电路采用栅压自举开关完成了高精度的信号采样.利用共源共栅反相器替换传统Sigma-Delta调制器的跨导放大器(DTA),有效降低了电路功耗.电路采用SMIC 0.13μm 1P8M混合信号工艺实现,测试结果表明,在供电电压为0.6V、时钟频率为256kHz、信号带宽为500 Hz内,Sigma-Delta调制器输出信号最大信噪失真比为69.7dB,有效精度为11.3bit,功耗仅为5.07μW. 展开更多
关键词 共源共栅反相器 栅压自举开关 SIGMA-DELTA调制器
在线阅读 下载PDF
低功耗高线性度音频Sigma-Delta调制器 被引量:2
7
作者 郭清 马绍宇 +1 位作者 黄小伟 韩雁 《浙江大学学报(工学版)》 EI CAS CSCD 北大核心 2009年第2期266-270,共5页
介绍了一种应用于数字音频模数转换器的低功耗、高线性度的Sigma-Delta调制器.采用新型低失真二阶调制器作为级联调制器第一级,降低了系统对于运算放大器非线性的敏感度;采用自举采样开关实现了输入采样信号的高线性度;采用新颖的AB类... 介绍了一种应用于数字音频模数转换器的低功耗、高线性度的Sigma-Delta调制器.采用新型低失真二阶调制器作为级联调制器第一级,降低了系统对于运算放大器非线性的敏感度;采用自举采样开关实现了输入采样信号的高线性度;采用新颖的AB类输出跨导放大器实现积分器电路,使电路功耗比经典折叠共源共栅放大器降低一倍以上.该调制器在中芯国际0.18μm标准CMOS工艺的各种工艺角和温度情况下,信噪失真比(SNDR)和动态范围(DR)分别达到111.8 dB和115 dB.在3 V电源电压下,整个调制器的功耗仅为2.6 mW,符合手持设备对低功耗音频编解码电路的设计要求. 展开更多
关键词 Sigma—Delta调制器 模数转换器 自举开关
在线阅读 下载PDF
低功耗高精度Sigma-Delta调制器的建模与设计 被引量:7
8
作者 刘振宇 宋树祥 +2 位作者 岑明灿 蒋品群 蔡超波 《广西师范大学学报(自然科学版)》 CAS 北大核心 2022年第2期58-70,共13页
为提升Sigma-Delta调制器精度的同时降低其功耗,本文设计一款改进型二阶单环CIFF结构Sigma-Delta调制器,通过采用运放共享技术降低由噪声整形滤波器个数引入的额外功耗;提出浮动系数迭代思想应用于调制器在MATLAB下的建模,最终确定满足... 为提升Sigma-Delta调制器精度的同时降低其功耗,本文设计一款改进型二阶单环CIFF结构Sigma-Delta调制器,通过采用运放共享技术降低由噪声整形滤波器个数引入的额外功耗;提出浮动系数迭代思想应用于调制器在MATLAB下的建模,最终确定满足精度需求的各项参数具体值,通过引入非理想因素对所得参数仿真验证满足最低性能指标后进行晶体管级电路设计。该调制器信号带宽为8 kHz,采样频率为4 MHz。电路设计使用UMC 0.11μm CMOS工艺,核心电路版图尺寸为226.8μm×187.44μm,后端仿真结果表明,当电源电压为1.2 V时,调制器总功耗为290μW。在-40~125℃,各工艺角的有效位数(ENOB)大于等于15 bits。 展开更多
关键词 SIGMA-DELTA调制器 浮动系数 MATLAB建模 高精度 语音芯片
在线阅读 下载PDF
低功耗∑△调制器系统设计与研究 被引量:1
9
作者 朱恒芳 姚舜 吴晓波 《机电工程》 CAS 2007年第10期22-25,共4页
详细介绍了∑△调制器系统级低功耗设计的步骤和考虑因素。分析和比较了开关电容、连续时间、开关运放、开关RC等∑△调制器的实现方式。分析了调制器阶数与过采样率在低功耗设计中的折衷性问题。在具体的实现结构方面,比较了前馈和反... 详细介绍了∑△调制器系统级低功耗设计的步骤和考虑因素。分析和比较了开关电容、连续时间、开关运放、开关RC等∑△调制器的实现方式。分析了调制器阶数与过采样率在低功耗设计中的折衷性问题。在具体的实现结构方面,比较了前馈和反馈两种结构,并介绍了通过增加反馈支路进行零点优化从而提高信噪比的方法。最后考虑∑△调制器比较重要的非理想因素,比如各类噪声、运算放大器的有限增益、有限增益带宽积、有限压摆率、饱和电压、时钟抖动等。并介绍了如何根据这些非理想因素计算得出系统中各个模块的最低性能指标,从而得到满足系统设计要求的最低功耗。以一个实际的项目为例,探讨了进行实际设计时的考虑因素与选择依据。 展开更多
关键词 ∑△调制器 系统设计
在线阅读 下载PDF
用反相器实现积分的低压低功耗级联型ΔΣ调制器 被引量:1
10
作者 李吉军 张瑞智 +1 位作者 孙权 张鸿 《西安交通大学学报》 EI CAS CSCD 北大核心 2018年第8期110-116,共7页
针对传统级联型ΔΣ调制器中运算放大器(OTA)增益要求过高和功耗过大的问题,提出了一种用反相器实现积分的级间反馈级联型低压低功耗调制器。该调制器采用带有级间反馈的级联型结构,从系统上消除了传统级联结构中传递函数失配的风险,大... 针对传统级联型ΔΣ调制器中运算放大器(OTA)增益要求过高和功耗过大的问题,提出了一种用反相器实现积分的级间反馈级联型低压低功耗调制器。该调制器采用带有级间反馈的级联型结构,从系统上消除了传统级联结构中传递函数失配的风险,大大降低了模拟积分器的设计要求,不再需要高电源电压、高增益的OTA实现积分来保证传递函数的精确性。此外,采用低增益、低功耗的C类反相器实现积分功能,节约了芯片功耗和面积,用0.5μm互补型金属氧化物半导体(CMOS)工艺设计了一个两级级联的四阶ΔΣ调制器,仿真结果表明,所设计的调制器版图核心面积仅为858μm×525μm,调制器可工作在低至1.4V的电源电压下,在信号带宽为3.9kHz、过采样率为128的情况下,信噪失真比(SNDR)最大为99.8dB,平均电流消耗仅为58.6μA。该调制器适用于低频信号的高精度处理,具有低压低功耗优势。 展开更多
关键词 反相器 级联型结构 ΔΣ调制器
在线阅读 下载PDF
高精度低功耗多位量化∑-Δ调制器的设计 被引量:1
11
作者 欧伟 吴晓波 《机电工程》 CAS 2008年第12期27-30,共4页
为了解决目前音频应用模数转换器(ADC)功耗过大的问题,提出了模数转换器低功耗设计的目标。在系统设计方面,合理选择过采样率、调制器阶数、量化位数,保证了在满足性能要求的情况下优化信号最大输入幅度和功耗;在考虑各种非理想因素的... 为了解决目前音频应用模数转换器(ADC)功耗过大的问题,提出了模数转换器低功耗设计的目标。在系统设计方面,合理选择过采样率、调制器阶数、量化位数,保证了在满足性能要求的情况下优化信号最大输入幅度和功耗;在考虑各种非理想因素的影响时,结合Simulink进行了详细的验证,获得了功耗优化的模块指标;在电路设计上部分模块采用了新结构,简化了电路模块构成,相应地减小了功耗。通过SPICE仿真得到调制器的功耗降低至200μW左右,证明了此设计达到了低功耗的优化目的。 展开更多
关键词 ∑-△调制器 多位量化 DWA 音频 模数转换器
在线阅读 下载PDF
ADI公司新推26款高速ADC产品,扩充其低功耗数据转换器产品组合
12
《半导体技术》 CAS CSCD 北大核心 2009年第12期1251-1251,共1页
2009年11月6日,ADI公司最新推出可用于高性能低功耗通信、便携式设备、仪器仪表和医疗保健应用的26款ADC(模数转换器),扩充了其低功耗数据转换器产品组合。
关键词 高速adc ADI公司 数据转换器 产品组合 便携式设备 模数转换器 医疗保健
在线阅读 下载PDF
高速低功耗维特比译码器的设计与实现 被引量:7
13
作者 游余新 王进祥 +1 位作者 来逢昌 叶以正 《计算机研究与发展》 EI CSCD 北大核心 2003年第2期360-365,共6页
提出了一种基于改进T 算法和回溯法的高速低功耗维特比 (Viterbi)译码器 该译码器采用了并行和流水结构以提高速度 ,减少了加 比 选模块中不必要的操作 ,并在回溯过程中采用了幸存路径复用的方法 ,为利用时钟关断技术降低系统功耗提供... 提出了一种基于改进T 算法和回溯法的高速低功耗维特比 (Viterbi)译码器 该译码器采用了并行和流水结构以提高速度 ,减少了加 比 选模块中不必要的操作 ,并在回溯过程中采用了幸存路径复用的方法 ,为利用时钟关断技术降低系统功耗提供了可能 利用 0 2 5 μmCMOS工艺 ,成功地设计并实现了 (2 ,1,7)Viterbi译码器 ,其电路规模约为 5万等效门 ,芯片内核面积为 2 18mm2 ,译码速度可达 10 0MHz,而译码延迟仅为 32个时钟周期 。 展开更多
关键词 高速维持比译码器 设计 回溯法 差错控制码 卷积码编码器
在线阅读 下载PDF
用于片上网络的高速低功耗多轨协议异步通信通道 被引量:2
14
作者 管旭光 周端 +1 位作者 杨银堂 朱樟明 《计算机辅助设计与图形学学报》 EI CSCD 北大核心 2009年第12期1700-1705,共6页
针对传统片上网络中的通信通道功耗大、吞吐量低的缺点,提出一种用于片上网络的高速低功耗多轨协议异步通信通道,其具有检测完成自恢复的功能.每一级通道单元通过自动检测输出端的信号控制电路正常工作,加入门限门使整个通道单元延时不... 针对传统片上网络中的通信通道功耗大、吞吐量低的缺点,提出一种用于片上网络的高速低功耗多轨协议异步通信通道,其具有检测完成自恢复的功能.每一级通道单元通过自动检测输出端的信号控制电路正常工作,加入门限门使整个通道单元延时不敏感,低延迟传输模块使前向传输延迟减少为1.5倍门延迟,1/4码的编码方式使电路功耗大大降低.在不同工艺模型和不同温度下对电路的性能和功耗进行仿真测试,结果表明,该通道单元最快可以在2.64 GHz的频率下工作,平均动态功耗为1.252 mW,可以满足高速低功耗的片上网络应用. 展开更多
关键词 1/4码 异步传输协议 全局异步局部同步 高速 片上网络
在线阅读 下载PDF
高速低功耗CAM核心电路的设计 被引量:1
15
作者 张红南 黄雅攸 +3 位作者 殷蔚 王松 张卫青 孔青荣 《湖南大学学报(自然科学版)》 EI CAS CSCD 北大核心 2008年第9期62-64,共3页
设计了一种新型高性能的CAM(content addressable memory)单元.将差分互补电路应用于CAM存储单元的比较电路中,得出差分互补CAM存储单元,并对预充电电路、放大电路进行设计.电路采用0.18μm CMOS标准工艺来实现,在HSPICE的平台下进行仿... 设计了一种新型高性能的CAM(content addressable memory)单元.将差分互补电路应用于CAM存储单元的比较电路中,得出差分互补CAM存储单元,并对预充电电路、放大电路进行设计.电路采用0.18μm CMOS标准工艺来实现,在HSPICE的平台下进行仿真.仿真结果表明,对于64×64的差分互补CAM,最快的比较时间为331 ps,最慢比较时间为762 ps,总的功耗为17.8 mW. 展开更多
关键词 内容可寻址存储器 高速 差分互补
在线阅读 下载PDF
基于邻行链接访问的低功耗指令高速缓存 被引量:1
16
作者 项晓燕 陈志坚 +1 位作者 孟建熠 严晓浪 《浙江大学学报(工学版)》 EI CAS CSCD 北大核心 2013年第7期1213-1217,共5页
通过分析高速缓存访问的局部性原理,提出当前高速缓存访问行与若干紧邻行链接访问的低功耗指令缓存访问方法.该方法能够在发生相对跳转时依托于相邻行之间的访问链接信息,精确获得跳转目标行的路访问信息,减少对高速缓存标志存储器的访... 通过分析高速缓存访问的局部性原理,提出当前高速缓存访问行与若干紧邻行链接访问的低功耗指令缓存访问方法.该方法能够在发生相对跳转时依托于相邻行之间的访问链接信息,精确获得跳转目标行的路访问信息,减少对高速缓存标志存储器的访问,达到降低动态功耗的目的.在高速缓存行发生替换时,仅需检测并清除被替换行相邻范围内的若干缓存行的链接信息,从而实现链接关系的正确性.与基于路记忆访问的高速缓存器相比,应用该方法的高速缓存器的动态功耗可以平均减少6%. 展开更多
关键词 指令高速缓存 邻行链接访问
在线阅读 下载PDF
高速低功耗CMOS电荷泵的设计 被引量:1
17
作者 孔青荣 胡赛纯 +2 位作者 殷蔚 张红南 黄雅攸 《现代电子技术》 2008年第10期7-8,12,共3页
提出一种适用于锁相环路的高速、低功耗电荷泵电路的设计。针对传统电荷泵电路的电流失配问题,本设计引入增益增强电路取代了传统电路中引用共源共栅来增加输出阻抗,大大提高了电路的性能。采用0.35μmCMOS工艺实现,在HSpice的平台下进... 提出一种适用于锁相环路的高速、低功耗电荷泵电路的设计。针对传统电荷泵电路的电流失配问题,本设计引入增益增强电路取代了传统电路中引用共源共栅来增加输出阻抗,大大提高了电路的性能。采用0.35μmCMOS工艺实现,在HSpice的平台下进行仿真。仿真结果表明,该电路充放电时间为40 ns,整体平均功耗为0.3 mW,实现了高速低功耗的目的。 展开更多
关键词 电荷泵 CMOS 高速 电流失配
在线阅读 下载PDF
超高速低功耗CMOS 4:1复接器
18
作者 冯军 管忻 李育军 《高技术通讯》 EI CAS CSCD 北大核心 2010年第11期1196-1200,共5页
研究了在特定工艺条件下进行高速低功耗集成电路设计的相关问题,包括结构设计、电路设计和工艺角的影响。提出用CMOS逻辑电路完成超高速电路设计的思想,利用CSM 0.35μm CMOS工艺设计完成了速率为3.125Gb/s的4:1复接器芯片。该系统采用... 研究了在特定工艺条件下进行高速低功耗集成电路设计的相关问题,包括结构设计、电路设计和工艺角的影响。提出用CMOS逻辑电路完成超高速电路设计的思想,利用CSM 0.35μm CMOS工艺设计完成了速率为3.125Gb/s的4:1复接器芯片。该系统采用树型结构,由两个并行的低速2:1复接单元和一个高速2:1复接单元级联而成。核心电路锁存器在低速单元中用带有电平恢复的4_T电路构成,在高速单元中用动态传输门构成;选择器则用CMOS传输门构成的双路开关实现,每一电路都只用4只晶体管实现。芯片面积为0.39mm^2。芯片测试结果表明:在3.3V电源电压下,芯片核心功耗低于40mW,最高工作速率可达4Gb/s。 展开更多
关键词 CMOS逻辑 复接器 高速 工艺角
在线阅读 下载PDF
一种超高速低功耗分频器的研究
19
作者 万天才 《半导体技术》 CAS CSCD 北大核心 1996年第3期37-40,53,共5页
介绍了一种超高速低功耗分频器逻辑设计、电路设计、版图设计、工艺设计和工艺制作方法。采用3μm设计规则,用双埋层对通pn结隔离的n层布线超高速ECL工艺技术制造。最小发射极尺寸为3μm×12μm,在-55~125℃... 介绍了一种超高速低功耗分频器逻辑设计、电路设计、版图设计、工艺设计和工艺制作方法。采用3μm设计规则,用双埋层对通pn结隔离的n层布线超高速ECL工艺技术制造。最小发射极尺寸为3μm×12μm,在-55~125℃全温范围内,典型的功耗电流为25mA,最高工作频率大于1500MHz,分频功能为÷2和÷16。 展开更多
关键词 ECL电路 分频器 高速电路 集成电路
在线阅读 下载PDF
新型高速低功耗动态比较器 被引量:5
20
作者 林武平 郭良权 +1 位作者 于宗光 黄召军 《半导体技术》 CAS CSCD 北大核心 2008年第12期1119-1122,1147,共5页
基于预放大锁存理论,提出了一种新型高速低功耗动态比较器。该比较器采用预放大级、动态锁存器及输出缓冲级构成的三级结构,与传统比较器不同,该比较器采用了一种新型动态结构作为输出缓冲级以实现高速低功耗。在CSMC 0.5μm/5 V Si CMO... 基于预放大锁存理论,提出了一种新型高速低功耗动态比较器。该比较器采用预放大级、动态锁存器及输出缓冲级构成的三级结构,与传统比较器不同,该比较器采用了一种新型动态结构作为输出缓冲级以实现高速低功耗。在CSMC 0.5μm/5 V Si CMOS工艺模型下,采用Hspice对电路进行模拟。结果表明在100 MHz的时钟下,精度可达0.2 mV,功耗仅为1.12 mW。 展开更多
关键词 动态比较器 正反馈 差分放大器 高速
在线阅读 下载PDF
上一页 1 2 4 下一页 到第
使用帮助 返回顶部