期刊文献+
共找到5篇文章
< 1 >
每页显示 20 50 100
一种应用于高速高精度模数转换器的比较器 被引量:3
1
作者 吴晓勇 马剑平 《电子器件》 CAS 2007年第1期119-122,共4页
提出了一种基于BiCMOS工艺的高速高精度时钟控制比较器.该比较器包含一级预放大器、动态锁存器及时钟控制反相器.预放大器采用正反馈放大技术保证了增益和速度,锁存器采用两个正反馈锁存器和额外的反馈环路提高了锁存的速度.基于3.3V0.3... 提出了一种基于BiCMOS工艺的高速高精度时钟控制比较器.该比较器包含一级预放大器、动态锁存器及时钟控制反相器.预放大器采用正反馈放大技术保证了增益和速度,锁存器采用两个正反馈锁存器和额外的反馈环路提高了锁存的速度.基于3.3V0.35μmBiCMOS工艺进行了设计和仿真,结果表明该比较器可以应用于160MS/s高精度流水线模数转换器. 展开更多
关键词 高精度模数转换器 比较器 正反馈 预放大器 锁存器
在线阅读 下载PDF
一种应用于高速高精度模数转换器的比较器 被引量:1
2
作者 潘小敏 范晓婕 陈玉皎 《电子与封装》 2010年第12期20-22,31,共4页
文中设计了一种基于CMOS工艺的高速高精度时钟控制比较器。该比较器包含一个全差分开关电容采样级、一级预放大器、动态锁存器及时钟控制反相器。预放大器采用正反馈放大技术保证了增益和速度,锁存器采用两个正反馈锁存器和额外的反馈... 文中设计了一种基于CMOS工艺的高速高精度时钟控制比较器。该比较器包含一个全差分开关电容采样级、一级预放大器、动态锁存器及时钟控制反相器。预放大器采用正反馈放大技术保证了增益和速度,锁存器采用两个正反馈锁存器和额外的反馈环路提高了锁存的速度。基于0.18μm 1.8V CMOS工艺进行了设计和仿真,结果表明该比较器可以应用于500 MSPS高精度流水线模数转换器。 展开更多
关键词 高精度模数转换器 比较器 正反馈 锁存器
在线阅读 下载PDF
高精度SARADC非理想因素分析及校准方法 被引量:3
3
作者 曹超 马瑞 +2 位作者 朱樟明 梁宇华 叶谦 《西安电子科技大学学报》 EI CAS CSCD 北大核心 2015年第6期61-65,87,共6页
对高精度逐次逼近型模数转换器的非理想因素进行理论推导和建模分析,表明模数转换器精度主要受电容失配和低位电容阵列及耦合电容的寄生电容影响,而高位寄生电容的影响可以忽略.建立了16位逐次逼近型模数转换器的高层次模型,验证了理论... 对高精度逐次逼近型模数转换器的非理想因素进行理论推导和建模分析,表明模数转换器精度主要受电容失配和低位电容阵列及耦合电容的寄生电容影响,而高位寄生电容的影响可以忽略.建立了16位逐次逼近型模数转换器的高层次模型,验证了理论分析,并通过一种全数字的后台校准技术来减小电容失配和寄生电容的影响.仿真结果表明,校准后的有效位数在15位以上的概率超过90%. 展开更多
关键词 高精度模数转换器 逐次逼近型模数转换器 电容失配 数字校准 层次建模
在线阅读 下载PDF
高精度Sigma-Delta ADC芯片设计研究 被引量:1
4
作者 刘庆一 孙艳杰 +2 位作者 孙文海 刘瑞华 赵义强 《时代汽车》 2022年第16期105-108,共4页
Sigma-Delta ADC利用过采样技术和噪声整形技术提升转换精度,高转换精度需要高过采样率,严重限制了电路的转换速度,本文针对高速高精度模数转换需求,提出基于高阶调制器结构、多比特量化和双采样技术的ADC结构,降低高精度转换所需的过... Sigma-Delta ADC利用过采样技术和噪声整形技术提升转换精度,高转换精度需要高过采样率,严重限制了电路的转换速度,本文针对高速高精度模数转换需求,提出基于高阶调制器结构、多比特量化和双采样技术的ADC结构,降低高精度转换所需的过采样率需求,提高电路的转换速度;结合带有前馈支路的单环调制器结构和多比特量化方式,大力缩减积分器输出摆幅,降低放大器设计难度和功耗,解决多级级联结构的稳定性差问题。 展开更多
关键词 高精度模数转换器 SIGMA-DELTA 调制器 5-bit SAR量化器
在线阅读 下载PDF
一种高速开关电容动态锁存比较器分析与设计
5
作者 范晓捷 黄峰 +2 位作者 魏斌 李静 张凯虹 《电子与封装》 2012年第6期12-15,共4页
设计了一种基于CMOS工艺的开关电容动态锁存比较器。该比较器包含一个共模不敏感全差分开关电容采样级和一级动态锁存比较器。开关电容采样级验证了比较器的输入共模范围,动态锁存器采用两个正反馈锁存器和额外的反馈环路提高了锁存的... 设计了一种基于CMOS工艺的开关电容动态锁存比较器。该比较器包含一个共模不敏感全差分开关电容采样级和一级动态锁存比较器。开关电容采样级验证了比较器的输入共模范围,动态锁存器采用两个正反馈锁存器和额外的反馈环路提高了锁存的速度。基于0.18μm 1.8V CMOS工艺进行了版图设计和后仿真,结果表明该比较器可以应用于200 MSPS高精度流水线模数转换器。 展开更多
关键词 高精度模数转换器 比较器 正反馈 锁存器
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部