期刊文献+
共找到1,116篇文章
< 1 2 56 >
每页显示 20 50 100
PC机与高密度可编程逻辑器件间的数据通讯研究
1
作者 刘笃仁 靳雅静 +1 位作者 齐建臣 程永阳 《西安建筑科技大学学报(自然科学版)》 EI CSCD 2000年第1期68-71,共4页
叙述了利用在系统编程电缆实现 PC机与高密度可编程逻辑器件通讯的基本原理 ,给出了用 PC机与在系统可编程 ( ISP)器件实现数据传输和通讯的具体方案、软硬件设计方法 .
关键词 高密度可编程逻辑器件 PC机 ISP 数据通讯
在线阅读 下载PDF
高密度可编程逻辑器件在先进静止无功发生器中的应用 被引量:2
2
作者 吉平原 罗安 李正国 《现代电子技术》 2003年第2期64-66,69,共4页
介绍了在系统可编程 (ISP)技术及 ISP器件的特点 ,分析了先进静止无功发生器 (ASVG)的工作原理。并由高密度在系统可编程逻辑器件设计了 ASVG控制器。
关键词 在系统可编程技术 高密度可编程逻辑器件 先进静止无功发生器 ASVG HDPLD ISP
在线阅读 下载PDF
用高密度可编程逻辑器件设计条码阅读器(中) 被引量:1
3
作者 章开和 《电子技术应用》 北大核心 1995年第8期28-31,共4页
本期介绍条码阅读器中的控制状态机部分的工作原理.控制状态机是本条码阅读器的核心部件.3.3 控制状态机控制状态机(见图9和图10)是本设计的核心部分,它是围绕着决定状态的3个变量SB0、SB1和SB2来工作的.状态机的任务是检测并产生基本... 本期介绍条码阅读器中的控制状态机部分的工作原理.控制状态机是本条码阅读器的核心部件.3.3 控制状态机控制状态机(见图9和图10)是本设计的核心部分,它是围绕着决定状态的3个变量SB0、SB1和SB2来工作的.状态机的任务是检测并产生基本宽度定时信号,数据移位寄存器的控制信号,以及检测差错.其状态图见图11,图12则为状态机主机状态的典型波形.下面详细介绍每个机器状态.第1个状态是IDLE(空闲)状态.在此状态,阅读器等待数据从低变到高,也就是等待发现表示条形码开始的第1个保护条.而在数据流中发现连续6个“0”,则表示条形码结束,便进入IDLE状态.在发现差错时或在版本A图案的第1个一半结束时,也立即进入IDLE状态. 展开更多
关键词 可编程逻辑器件 设计 逻辑集成电路 条码阅读器
在线阅读 下载PDF
两种高密度可编程逻辑器件CPLD和FPGA的比较
4
作者 张前焜 谭毓安 《兵工自动化》 1996年第3期67-69,共3页
本文从器件工艺、内部五连结构、开发系统软件等方面对CPLD和FPGA器件进行了比较。CPLD具有规则互连结构、可预测的时延,易于实现设计;而FPGA器件更接近于门阵列和标准单元,技术比较成熟。
关键词 集成电路 可编程逻辑器件 FPGA 软件开发
在线阅读 下载PDF
用pLSI高密度可编程逻辑器件进行逻辑设计
5
作者 章开和 赵元平 《电子技术应用》 北大核心 1994年第11期39-44,共6页
以数字电子钟为例,介绍用pLSI/ispLSI高密度可编程逻辑器件进行数字逻辑设计的方法.这一设计是在计算机上通过pDS开发工具软件来实现的.
关键词 高密度 程序逻辑器件 逻辑设计
在线阅读 下载PDF
用高密度可编程逻辑器件设计条码阅读器(下)
6
作者 章开和 《电子技术应用》 北大核心 1995年第9期35-37,43,共4页
3.4 数据移位寄存器数据移位寄存器如图13所示.由2个4bit移位寄存器SRR24组成.数据移位寄存器用来储存输入数据,直至收到一个完整的字符.通用商品码是7位码元中的2个码条,因而每收到7bit后,便收到一个完整的字符.版本E码和版本A码分别有... 3.4 数据移位寄存器数据移位寄存器如图13所示.由2个4bit移位寄存器SRR24组成.数据移位寄存器用来储存输入数据,直至收到一个完整的字符.通用商品码是7位码元中的2个码条,因而每收到7bit后,便收到一个完整的字符.版本E码和版本A码分别有6个和12个字符长.因而需要用2个计数器,以便跟踪位计数和字符计数.虽说需要用2个CBU34计数器并非直接是数据移位寄存器的组成部分,但它们跟踪已经接收到的位数和字符数.既然CBU34是4bit计数器,它们分别预置9和10作为位计数和字符计数.在阅读版本A的情况下,字符计数器在收到第6个字符后清零,以适应条形码中的12个字符.位计数器在计数到7位时产生LASTBIT(末位)信号,它告诉其它逻辑电路已经收到了一个完整的字符.另一方面,宇符计数器在收到6个字符时发出LASTCHAR(末字符)信号.控制状态机用LASTCHAR信号来定义各种机器状态. 展开更多
关键词 可编程逻辑器件 设计 条码阅读器
在线阅读 下载PDF
CPLD和FPGA:高密度可编程逻辑器件的比较
7
作者 贡晟 《电子产品世界》 1995年第11期43-46,共4页
近年来,随着新的器件和结构的引入,高密度可编程器件(HC-PLD——High-Capacity pfo-grammable logic device)的市场有了显著的扩展.这些新的器件为设计提供了更大的灵活性,同时,也要求设计工程师能从中找出最适合其应用的器件.正确的器... 近年来,随着新的器件和结构的引入,高密度可编程器件(HC-PLD——High-Capacity pfo-grammable logic device)的市场有了显著的扩展.这些新的器件为设计提供了更大的灵活性,同时,也要求设计工程师能从中找出最适合其应用的器件.正确的器件选择能使产品和市场成功,而选择器件的失误则会导致设计受阻.为了作出正确的选择,设计师要对各种不同的HCPLD器件——尤其是复杂可编程器件(CPLD)与现场可编程门阵列(FPGA) 展开更多
关键词 可编程逻辑器件 CPLD FPGA
在线阅读 下载PDF
MACH5系列新一代高密度可编程逻辑器件
8
《电子产品世界》 1996年第11期101-102,共2页
关键词 可编程逻辑器件 MACH5 开关矩阵
在线阅读 下载PDF
高密度可编程逻辑器件ATV2500H/L简介
9
作者 朱阳明 《国外电子元器件》 1996年第10期36-37,共2页
近年来,随着集成电路技术的飞速发展,出现了一种用户可定义其逻辑功能的器件—可编逻辑器件,简称PLD器件。其发展经历了PROM、FPAL、PAL、GAL,直至现在广泛应用的大规模PLD器件EPLD、CPLD及目前最流行... 近年来,随着集成电路技术的飞速发展,出现了一种用户可定义其逻辑功能的器件—可编逻辑器件,简称PLD器件。其发展经历了PROM、FPAL、PAL、GAL,直至现在广泛应用的大规模PLD器件EPLD、CPLD及目前最流行的可编程逻辑门阵列FPGA。本文详细介绍了美国受特梅尔公司的EPLD—ATV2500H/L的内部结构和功能特点。读者只要再学会TANGOPLD、ABEL、CUPL等语言中的一种,便能自如地运用这一器件。 展开更多
关键词 可编程逻辑器件 集成电路 ATV2500H/L
在线阅读 下载PDF
高密度在系统可编程逻辑器件在数字I/O电路中的应用 被引量:8
10
作者 杨川 王小椿 《电子技术应用》 北大核心 2000年第7期63-65,共3页
介绍了在系统可编程(ISP)技术及ISP器件的特点。分析了变M/T转速测量电路的工作原理。并由高密度ISP器件设计了位置控制系统单片I/O电路。运行结果表明所设计的电路完全达到设计要求。
关键词 在系统可编程 高密度逻辑器件 数字I/O电路
在线阅读 下载PDF
复杂可编程逻辑器件适航符合性开发过程研究
11
作者 张晓敏 许少尉 任玺悦 《航空计算技术》 2025年第1期103-107,共5页
复杂可编程逻辑器件作为用户微编码电路和商用货架产品的集合体,是机载电子硬件适航符合性审定中的重点审查对象。通过研究国内外适航审定对用户微编码电路及商用货架产品的适航符合性审查要求,将RTCA DO-254对电子硬件设计开发保证的... 复杂可编程逻辑器件作为用户微编码电路和商用货架产品的集合体,是机载电子硬件适航符合性审定中的重点审查对象。通过研究国内外适航审定对用户微编码电路及商用货架产品的适航符合性审查要求,将RTCA DO-254对电子硬件设计开发保证的六大过程和IEC 62239-1中对电子元器件管理的八个方面相结合,并按照可编程逻辑器件的选型、采购、硬件设计、验证及应用的全过程,梳理要开展的工作,形成指导可编程逻辑以满足适航符合性审定为目的的开发过程控制方法和管理思路。 展开更多
关键词 可编程逻辑器件 用户微编码电路 商用货架产品 适航审定 电子元器件管理
在线阅读 下载PDF
将高密度在系统可编程逻辑器件和存储器集成为一体的新型器件
12
作者 赵元平 《世界电子元器件》 1996年第7期54-55,共2页
以研究和制造在系统可编程(ISP)器件而著称的美国Latice半导体公司最近推出将通用可编程逻辑和专用存储模块或寄存器/计数器模块集成为一体的在系统可编程PLD系列器件。这种名为ispLSI6192的新型器件中含有24个孪生万能逻辑块(Twin GLB)。
关键词 电子元器件 可编程逻辑器件 存储器
在线阅读 下载PDF
可编程逻辑器件间的大数据自适应跟踪系统设计
13
作者 刘梓健 陈超鸿 《电子设计工程》 2024年第19期119-123,共5页
用户访问可编程逻辑器件时,由于无法直接访问系统数据,导致器件数据与用户数据之间出现冲突,为此设计了可编程逻辑器件间的大数据自适应跟踪系统。构建自适应跟踪总体结构,同步本地参考信号和外部输入信号。配置时钟电路,计算时钟上升... 用户访问可编程逻辑器件时,由于无法直接访问系统数据,导致器件数据与用户数据之间出现冲突,为此设计了可编程逻辑器件间的大数据自适应跟踪系统。构建自适应跟踪总体结构,同步本地参考信号和外部输入信号。配置时钟电路,计算时钟上升和下降过渡时间,避免电路供电杂波干扰。系统采用非侵入式设计自适应跟踪机制,结合Mean Shift跟踪算法计算跟踪矢量,确定可编程逻辑器件间数据的匹配位置。利用Kalman滤波器对数据进行滤波处理,获取大数据自适应跟踪结果。由实验结果可知,该系统噪声信号变化范围是40~100 dB,与实际变化范围一致。同步信号变化范围是35~100 dB,其中,在5~8 s时同步信号变化范围与实际变化范围不一致,其余均一致,具有精准跟踪效果。 展开更多
关键词 可编程逻辑器件 直接访问 大数据 自适应跟踪 同步信号
在线阅读 下载PDF
适用于数据通路的可编程逻辑器件FDP100K 被引量:5
14
作者 侯慧 马晓骏 +3 位作者 来金梅 童家榕 孙劼 陈利光 《电子学报》 EI CAS CSCD 北大核心 2006年第8期1372-1375,共4页
设计研制了一款适用于数据通路的10万门容量的FPGA器件FDP100K(FDP:FPGA for Data-Path),其主要特点为:可编程逻辑单元结构不同于国际上已有的可编程逻辑单元结构,是一种新颖的基于查询表LUT和多路选择器MUX的混合结构;连线资源结构采... 设计研制了一款适用于数据通路的10万门容量的FPGA器件FDP100K(FDP:FPGA for Data-Path),其主要特点为:可编程逻辑单元结构不同于国际上已有的可编程逻辑单元结构,是一种新颖的基于查询表LUT和多路选择器MUX的混合结构;连线资源结构采用新颖的层次式布线结构,提供高度灵活的布线能力.芯片采用SM IC 0.35μm CMOS工艺,包含1024个可编程逻辑单元和128个可编程IO单元.芯片配合自主开发的软件系统FDE(FPGA Development Environment)进行测试,结果表明:FDP100K芯片的可编程逻辑单元功能正常;芯片的各种连线资源功能正常;可以准确地实现数据通路型电路和其他类型的电路的功能. 展开更多
关键词 现场可编程逻辑器件 数据通路 可编程互连资源 可编程逻辑资源
在线阅读 下载PDF
可编程逻辑器件设计中的亚稳态问题及解决方案 被引量:4
15
作者 李立 龙泳涛 +2 位作者 曾钢燕 程春红 陈意军 《湘潭大学自然科学学报》 CAS CSCD 北大核心 2009年第1期125-129,共5页
分析了可编程逻辑器件设计中亚稳态产生的原因及亚稳态评估方法,介绍了几种解决亚稳态问题的常用策略.针对这些常用方法不能彻底消除亚稳态的不足,提出了一种基于使能触发器构成的"高频时钟错位法",这种方法通过从外部引入一... 分析了可编程逻辑器件设计中亚稳态产生的原因及亚稳态评估方法,介绍了几种解决亚稳态问题的常用策略.针对这些常用方法不能彻底消除亚稳态的不足,提出了一种基于使能触发器构成的"高频时钟错位法",这种方法通过从外部引入一个高频脉冲,对原来互相独立的异步时钟信号同步在高频时钟的上升沿和下降沿,并且保持半周期的时间间隔.只要选择适当的高频时钟频率和电路参数,亚稳态可以得到完全消除.这种方法在数字系统设计中有广阔的应用前景. 展开更多
关键词 可编程逻辑器件 异步 亚稳态 高频时钟错位法
在线阅读 下载PDF
由可编程逻辑器件与单片机构成的双控制器 被引量:4
16
作者 王振红 李洋 郝承祥 《电子技术应用》 北大核心 2002年第1期79-80,共2页
介绍一种利用可编程逻辑器件CPLD与单片机AT89C51串行双向通信而构成的双控制器。
关键词 单片机 控制器 串行通信 可编程逻辑器件
在线阅读 下载PDF
基于可编程逻辑器件的弹载存储测试仪 被引量:5
17
作者 王永芳 范锦彪 王燕 《探测与控制学报》 CSCD 北大核心 2012年第5期55-58,共4页
针对炮弹发射时的高冲击性及惯性短时飞行特点,以及单片机存储测试仪程序可能跑飞、难以实现高速采样,专用集成电路存储测试仪成本高、不能扩展等问题,提出了基于复杂可编程逻辑器件(CPLD)的弹载存储测试仪。测试仪采用可反复擦写的CPL... 针对炮弹发射时的高冲击性及惯性短时飞行特点,以及单片机存储测试仪程序可能跑飞、难以实现高速采样,专用集成电路存储测试仪成本高、不能扩展等问题,提出了基于复杂可编程逻辑器件(CPLD)的弹载存储测试仪。测试仪采用可反复擦写的CPLD芯片作为主控芯片,利用其内部丰富的逻辑单元实现了可高速采样且使用灵活的存储测试方案,设计通过休眠防止误上电;通过并行实现高速率采样,通过分频实现50kHz、100kHz和200kHz三种频率可选;通过计数实现8K×12bit,448K×12bit两种负延迟可选。实验表明:该测试仪操作灵活,可靠性高,满足弹载存储测试在性能方面的要求。 展开更多
关键词 存储测试 弹丸姿态 复杂可编程逻辑器件(CPLD)
在线阅读 下载PDF
基于可编程逻辑器件的LED显示屏控制系统设计 被引量:18
18
作者 张建军 陈钟荣 《液晶与显示》 CAS CSCD 北大核心 2006年第4期398-402,共5页
针对利用单片机设计LED显示屏控制系统中所存在的问题,提出了基于可编程逻辑器件设计和实现的大屏幕LED显示系统,并用串并结合的方案取代以往控制器和显示屏之间串行的数据传输方式。此外,增加光频转换器TSL235,根据环境变化实时调整显... 针对利用单片机设计LED显示屏控制系统中所存在的问题,提出了基于可编程逻辑器件设计和实现的大屏幕LED显示系统,并用串并结合的方案取代以往控制器和显示屏之间串行的数据传输方式。此外,增加光频转换器TSL235,根据环境变化实时调整显示亮度。该系统具有刷新速度快、亮度高、灵活配置、功耗低等特点,外接16 MHz时钟,显示屏能够清晰地显示汉字。 展开更多
关键词 LED显示屏 可编程逻辑器件 高速集成电路硬件描述语言 光频转换器
在线阅读 下载PDF
基于可编程逻辑器件的井下板间高速串行数据传输电路设计 被引量:3
19
作者 成向阳 鞠晓东 +1 位作者 卢俊强 乔文孝 《测井技术》 CAS CSCD 2008年第2期177-179,共3页
设计了一种井下板间高速串行数据传输总线电路,其发送与接收控制器均用复杂可编程逻辑器件(CPLD)实现,传输速率为5 Mbit/s,传输过程不需要井下控制CPU的干预。电路结构紧凑,控制灵活,适合于井下仪器各分系统内部的板间数据高速传输,可... 设计了一种井下板间高速串行数据传输总线电路,其发送与接收控制器均用复杂可编程逻辑器件(CPLD)实现,传输速率为5 Mbit/s,传输过程不需要井下控制CPU的干预。电路结构紧凑,控制灵活,适合于井下仪器各分系统内部的板间数据高速传输,可在保证较高通讯带宽的前提下,大大减少连线,显著提高系统的电磁兼容性能。 展开更多
关键词 测井仪器 串行总线 数据传输 复杂可编程逻辑器件(CPLD) 电路设计
在线阅读 下载PDF
用可编程逻辑器件实现单稳态触发器 被引量:8
20
作者 王金花 姚宏宝 《红外与激光工程》 EI CSCD 北大核心 2002年第2期185-186,共2页
可编程逻辑器件一般用于完成数字电路的功能。对用可编程逻辑器件技术实现模拟集成电路的功能进行了探讨 ,研究了实现单稳态触发器脉冲宽度控制的两种方法 :用外接RC的单稳态触发器 ;用外部信号控制脉宽。实验结果表明在全数字电路的基... 可编程逻辑器件一般用于完成数字电路的功能。对用可编程逻辑器件技术实现模拟集成电路的功能进行了探讨 ,研究了实现单稳态触发器脉冲宽度控制的两种方法 :用外接RC的单稳态触发器 ;用外部信号控制脉宽。实验结果表明在全数字电路的基础上 ,用可编程逻辑器件实现的单稳态触发器脉宽控制能有效地实现激光引信电路系统小型化 。 展开更多
关键词 可编程逻辑器件 单稳态触发器 硬件描述语言 激光引信 TTL电路
在线阅读 下载PDF
上一页 1 2 56 下一页 到第
使用帮助 返回顶部