期刊文献+
共找到74篇文章
< 1 2 4 >
每页显示 20 50 100
具有高线性调谐特性的1.2GHz CMOS频率综合器 被引量:4
1
作者 李振荣 庄奕琪 龙强 《电子科技大学学报》 EI CAS CSCD 北大核心 2012年第6期853-858,共6页
基于0.18μmRF CMOS工艺实现了一个1.2GHz高线性低噪声正交输出频率综合器,该综合器集成了一种高线性低调谐灵敏度的低噪LC压控振荡器;降低了系统对锁相环中其他模块的要求;基于源板耦合逻辑实现了具有低开关噪声特性的正交输出高... 基于0.18μmRF CMOS工艺实现了一个1.2GHz高线性低噪声正交输出频率综合器,该综合器集成了一种高线性低调谐灵敏度的低噪LC压控振荡器;降低了系统对锁相环中其他模块的要求;基于源板耦合逻辑实现了具有低开关噪声特性的正交输出高速二分频,采用“与非”触发器结构实现了高速双模预分频,并集成了数控鉴频鉴相器和全差分电荷泵,获得了良好的频率综合器环路性能.对于1.21GHz的本振信号,在100kHz和1MHz频偏处的相位噪声分别为-99.1dBc/Hz和-123.48dBc/Hz.该频率综合器具有从1.13~1.33GHz的输出频率范围。工作电压1.8V时,芯片整体功耗20.4mW,芯片面积(1.5×1.25)mm^2。 展开更多
关键词 频率综合器 相位噪声 锁相环 正交输出 压控振荡
在线阅读 下载PDF
一种超宽带超低相位噪声频率综合器 被引量:3
2
作者 成斌 沈文渊 +3 位作者 穆晓华 邓立科 税明月 王斌 《电波科学学报》 CSCD 北大核心 2021年第4期532-538,共7页
为了解决直接频率合成方法频带拓展困难和锁相频率合成方法相位噪声附加恶化严重的问题,设计了一种联合直接模拟频率合成和锁相频率合成的混频锁相频率综合器.该频率综合器采用梳谱发生器激励超低相位噪声的偏移信号后,再将该信号插入... 为了解决直接频率合成方法频带拓展困难和锁相频率合成方法相位噪声附加恶化严重的问题,设计了一种联合直接模拟频率合成和锁相频率合成的混频锁相频率综合器.该频率综合器采用梳谱发生器激励超低相位噪声的偏移信号后,再将该信号插入锁相环进行环内混频,降低鉴相器的倍频次数进而优化输出信号的相位噪声,同时解决了超宽带混频锁相环的错锁问题.该文设计的频率覆盖范围为12~24 GHz、步进为100 MHz的超宽带频率综合器实验测试表明:频率综合器在低频段12 GHz处相位噪声优于-116 dBc/Hz@1 kHz,在高频段24 GHz处相位噪声优于-109 dBc/Hz@1 kHz,相位噪声指标与直接模拟频率合成方法相当,均优于传统锁相方法20 dB以上.本文混合频率合成方法具有超宽带和超低相位噪声的优点,可以用于高性能的电子设备和系统. 展开更多
关键词 超宽带 频率综合器 混频锁相环 相位噪声 梳谱发生
在线阅读 下载PDF
一个自调谐,自适应的1.9GHz分数/整数频率综合器 被引量:5
3
作者 黄水龙 王志华 马槐楠 《电子学报》 EI CAS CSCD 北大核心 2006年第5期769-773,共5页
本文提出了一个具有自调谐,自适应功能的1.9GHz的分数/整数锁相环频率综合器.该频率综合器采用模拟调谐和数字调谐相结合的技术来提高相位噪声性能.自适应环路被用来实现带宽自动调整,可以缩短环路的建立时间.通过打开或者关断ΣΔ调制... 本文提出了一个具有自调谐,自适应功能的1.9GHz的分数/整数锁相环频率综合器.该频率综合器采用模拟调谐和数字调谐相结合的技术来提高相位噪声性能.自适应环路被用来实现带宽自动调整,可以缩短环路的建立时间.通过打开或者关断ΣΔ调制器的输出来实现分数和整数分频两种工作模式,仅用一个可编程计数器实现吞脉冲分频器的功能.采用偏置滤波技术以及差分电感,在片压控振荡器具有很低的相位噪声;通过采用开关电容阵列,该压控振荡器可以工作在1.7GHz^2.1GHz的调谐范围.该频率综合器采用0.18μm,1.8VSM IC CMOS工艺实现.SpectreVerilog仿真表明:该频率综合器的环路带宽约为100kHz,在600kHz处的相位噪声优于-123dBc/Hz,具有小于15μs的锁定时间. 展开更多
关键词 频率综合器 压控振荡 鉴相鉴频 电荷泵 自调谐 自适应
在线阅读 下载PDF
毫米波频率综合器研究进展 被引量:2
4
作者 卜云 吴晓燕 +2 位作者 文光俊 邵振海 藤濑雅行 《微波学报》 CSCD 北大核心 2007年第4期63-70,共8页
频率综合器的性能对通信系统有极大的影响,本文简要介绍了频率综合器的基本原理,系统全面地综述了毫米波频率综合器的国内外研究进展,着重报道了单片微波集成电路(MMIC)工艺实现的60GHz锁相频率综合器理论和实验研究最新成果,分析了各... 频率综合器的性能对通信系统有极大的影响,本文简要介绍了频率综合器的基本原理,系统全面地综述了毫米波频率综合器的国内外研究进展,着重报道了单片微波集成电路(MMIC)工艺实现的60GHz锁相频率综合器理论和实验研究最新成果,分析了各种电路实现的优点和不足之处,预测了毫米波频综的发展趋势及相关技术要求,提出了一些有益建议。 展开更多
关键词 频率综合器 毫米波 单片微波集成电路(MMIC) 锁相环
在线阅读 下载PDF
DRM/DAB/AM/FM频率综合器中吞吐脉冲分频器的设计 被引量:1
5
作者 雷雪梅 王志功 +1 位作者 沈连丰 王科平 《哈尔滨工业大学学报》 EI CAS CSCD 北大核心 2014年第3期74-79,共6页
为使DRM/DAB/AM/FM频率综合器具有良好性能,本文设计了一种高速大分频比低功耗吞吐脉冲分频器.此吞吐脉冲分频器由32/33双模预分频器(dual—modulus prescaler,DMP)、5位吞吐计数器和11位可编程分频器及时序控制电路构成.此... 为使DRM/DAB/AM/FM频率综合器具有良好性能,本文设计了一种高速大分频比低功耗吞吐脉冲分频器.此吞吐脉冲分频器由32/33双模预分频器(dual—modulus prescaler,DMP)、5位吞吐计数器和11位可编程分频器及时序控制电路构成.此吞吐脉冲分频器内部的不同模块分别采用SCL、TSPC、CMOS静态触发器及可置位的CMOS静态触发器等多种触发器结构优化,使此吞吐脉冲分频器具有高速、大分频比和低功耗的特点.此吞吐脉冲分频器应用中芯国际SMIC0.18μm RFCMOS工艺流片,芯片核心面积为270μm×110μm.测试结果显示,在1.8V工作电压的条件下,此吞吐脉冲分频器的最高工作频率为3.4GHz,工作频率范围为0.9—3.4GHz.在输入信号频率为3.4GHz,分频比为45695时,功耗为3.2mW.实验结果表明,此吞吐脉冲分频器完全满足DRM/DAB/AM/FM频率综合器的要求. 展开更多
关键词 吞吐脉冲分频 高速 大分频比 低功耗 DRM DAB AM FM频率综合器
在线阅读 下载PDF
一种∑△小数N频率综合器的系统仿真方法 被引量:1
6
作者 杨洪文 赵兴 +1 位作者 刘永刚 阎跃鹏 《系统仿真学报》 CAS CSCD 北大核心 2009年第9期2488-2491,共4页
快速有效的频率综合器系统仿真可对∑△小数N分频频率综合器的设计实现提供有效的帮助,对此建立了基于Simulink的∑△小数N分频频率综合器的电路模型,并提出了利用此模型进行准电路级时域仿真和利用Cppsim行为级仿真相结合的联合仿真方... 快速有效的频率综合器系统仿真可对∑△小数N分频频率综合器的设计实现提供有效的帮助,对此建立了基于Simulink的∑△小数N分频频率综合器的电路模型,并提出了利用此模型进行准电路级时域仿真和利用Cppsim行为级仿真相结合的联合仿真方法。该方法可以更好的仿真频率综合器的频域特性,时域特性和噪声特性,验证电路结构的正确性,提高系统仿真的完备性。 展开更多
关键词 ∑△ 小数N 频率综合器 行为级仿真 SIMULINK
在线阅读 下载PDF
一种短波频率综合器的研制 被引量:5
7
作者 李青平 刘方 蔡鹏飞 《无线电通信技术》 2007年第3期42-43,46,共3页
主要介绍了一种由DDS+PLL方案实现的短波频率综合器的设计过程,对整体方案和主要电路设计都进行了较为详细的阐述,并最终对关心的指标进行了实际测试,使该综合器具备了步进小、频带宽、相位噪声低、杂散抑制高等特点,达到了预期的效果,... 主要介绍了一种由DDS+PLL方案实现的短波频率综合器的设计过程,对整体方案和主要电路设计都进行了较为详细的阐述,并最终对关心的指标进行了实际测试,使该综合器具备了步进小、频带宽、相位噪声低、杂散抑制高等特点,达到了预期的效果,为今后短波频率综合器的发展提供了一些可以借鉴的经验。 展开更多
关键词 DDS PLL 短波 频率综合器
在线阅读 下载PDF
基于钇铁石榴石的宽带毫米波频率综合器 被引量:1
8
作者 楚然 张宇 廖佳 《探测与控制学报》 CSCD 北大核心 2008年第5期63-67,共5页
宽带、高频段、低相位噪声是频率综合器的发展趋势,提出了一种基于钇铁石榴石(YIG)结构的宽带毫米波频率综合器的设计方案,在对方案的相位噪声模型进行理论分析基础上,研制成功了性能良好的毫米波频率综合器,其工作带宽2 GHz,相位噪声-8... 宽带、高频段、低相位噪声是频率综合器的发展趋势,提出了一种基于钇铁石榴石(YIG)结构的宽带毫米波频率综合器的设计方案,在对方案的相位噪声模型进行理论分析基础上,研制成功了性能良好的毫米波频率综合器,其工作带宽2 GHz,相位噪声-87 dBc/Hz@10 kHz,实测结果与理论分析结果较为吻合。该频率综合器综在雷达、探测制导及电子对抗等领域具有良好的应用前景。 展开更多
关键词 毫米波 频率综合器 YIG振荡 相位噪声
在线阅读 下载PDF
基于射频收发应用的低噪声频率综合器设计 被引量:5
9
作者 曲明 翟越 王楠 《无线电通信技术》 2017年第3期76-80,共5页
随着无线通信技术的高速发展,载波频段的不断升高,对收发芯片中频率综合器的噪声性能提出了较高的要求。针对通信收发系统中频率综合器的设计,提出了一些低噪声的设计技术,电源电压1.2 V,采用SMIC 0.13μm CMOS工艺。主要对频率综合器... 随着无线通信技术的高速发展,载波频段的不断升高,对收发芯片中频率综合器的噪声性能提出了较高的要求。针对通信收发系统中频率综合器的设计,提出了一些低噪声的设计技术,电源电压1.2 V,采用SMIC 0.13μm CMOS工艺。主要对频率综合器主要组成模块鉴相器、电荷泵、LC型压控振荡器以及ΔΣ调制器的噪声性能进行了分析和优化,在此基础上提出了优化相位噪声的方案,并展示了关键模块的仿真结果和整体电路相位噪声的测试情况。结果显示其噪声性能达到了国内较高水平。 展开更多
关键词 频率综合器 低相位噪声 电荷泵 ΔΣ调制 LC压控振荡
在线阅读 下载PDF
应用于GPS频率综合器的可编程分频器的设计 被引量:1
10
作者 陈莹梅 景永康 章丽 《高技术通讯》 CAS CSCD 北大核心 2011年第4期434-437,共4页
设计了应用于全球定位系统(GPS)1.2GHz频率综合器中的可编程分频器。该分频器可实现600-700范围的分频比,并利用改进的均匀分频算法使分频输出波形的占空比更加理想。设计采用SMIC 0.18μm CMOS工艺标准单元的半定制设计方法,按... 设计了应用于全球定位系统(GPS)1.2GHz频率综合器中的可编程分频器。该分频器可实现600-700范围的分频比,并利用改进的均匀分频算法使分频输出波形的占空比更加理想。设计采用SMIC 0.18μm CMOS工艺标准单元的半定制设计方法,按照标准数字集成电路设计流程进行设计,包括Verilog代码编写、逻辑综合、版图规划、布局布线、后端时序仿真分析等过程。该可编程分频器模块已采用SMIC 0.18μm CMOS工艺进行流片,核心芯片面积为115μm×115μm。测试结果表明,通过控制芯片预置逻辑,分频器能与控制端口相匹配,完成分频功能,实现了预期结果。 展开更多
关键词 全球定位系统(GPS) 频率综合器 可编程分频 均匀分频算法 CMOS
在线阅读 下载PDF
基于ADF4360系列的小型化频率综合器设计 被引量:10
11
作者 林巧莉 《电讯技术》 2008年第10期81-83,共3页
结合频率综合器发展小型化的趋势,给出了基于ADF4360系列芯片的小型化频率综合器设计的应用实例,重点介绍了设计关键参数和实现方法。测试结果表明,该频率综合器满足工程应用中小体积、低功耗、低相噪、低杂散的要求。
关键词 微波收发信道 频率综合器 小型化设计
在线阅读 下载PDF
一种基于ΣΔ调制的RFID分数频率综合器 被引量:1
12
作者 陈岗 史景伦 《华南师范大学学报(自然科学版)》 CAS 北大核心 2012年第2期71-75,共5页
提出一种基于ΣΔ调制的RFID分数频率综合器的设计方案,并分析方案的性能指标.仿真结果表明该方案能有效地解决频率杂散问题,抑制频率综合器在中等频偏处的相位噪声,具有广泛的应用前景.
关键词 无线射频识别 相位噪声 分数频率综合器 ΣΔ调制 频率杂散
在线阅读 下载PDF
Ku波段小型化低相噪捷变频频率综合器研制 被引量:2
13
作者 郝凤玉 宁娜 《四川兵工学报》 CAS 2014年第9期99-101,共3页
频率源是现代雷达导引系统必不可少的关键电路,是决定雷达导引系统性能的关键设备。雷达、电子对抗的迅猛发展,对频率源提出了越来越高的要求。提出了一种小型化低相位噪声捷变频频率综合器的设计方案。实际测试表明:该系统有着良好的... 频率源是现代雷达导引系统必不可少的关键电路,是决定雷达导引系统性能的关键设备。雷达、电子对抗的迅猛发展,对频率源提出了越来越高的要求。提出了一种小型化低相位噪声捷变频频率综合器的设计方案。实际测试表明:该系统有着良好的性能。 展开更多
关键词 捷变频 低相噪 频率综合器
在线阅读 下载PDF
780/868/915MHz频段无线传感器网络低功耗电流复用频率综合器
14
作者 阴亚东 张利红 +2 位作者 孟海涛 杜占坤 阎跃鹏 《东南大学学报(自然科学版)》 EI CAS CSCD 北大核心 2011年第6期1146-1151,共6页
提出了一种适用于780(中国)/868(欧洲)/915(美国)MHz频段无线传感器网络收发机的低功耗频率综合器,采用电流复用技术使压控振荡器(VCO)和分频器共享偏置电流从而降低了功耗.集成了新型锁定检测门限可编程的锁定检测器用于锁相时间指示.... 提出了一种适用于780(中国)/868(欧洲)/915(美国)MHz频段无线传感器网络收发机的低功耗频率综合器,采用电流复用技术使压控振荡器(VCO)和分频器共享偏置电流从而降低了功耗.集成了新型锁定检测门限可编程的锁定检测器用于锁相时间指示.频率综合器采用0.18μm CMOS工艺进行验证和测试.测试结果显示:频率覆盖范围约为770~930 MHz;输出信号频率为868 MHz时带内相位噪声为-87 dBc/Hz,频偏100 kHz和1 MHz处相位噪声分别为-98和-124 dBc/Hz;在不同锁定检测门限下测得锁定时间为91~112μs;在工作电压为1.8 V时,频率综合器工作电流约为3.9 mA. 展开更多
关键词 无线传感网络 低功耗 电流复用 频率综合器 压控振荡 锁定检测
在线阅读 下载PDF
基于导航系统的低功耗全集成频率综合器设计
15
作者 卢东旭 高博 +4 位作者 耿双利 田国平 谷江 丁理想 赵永瑞 《半导体技术》 CAS CSCD 北大核心 2015年第6期421-425,共5页
针对双模卫星导航接收系统对集成度、功耗和面积的需求,研究了频率综合器的电路结构和频率规划,分析了频率综合器环路的参数设计,实现了片上集成环路滤波器,版图采用MIM和MOS电容堆叠的方式节省了面积,电容电阻采用了加权的方式,使环路... 针对双模卫星导航接收系统对集成度、功耗和面积的需求,研究了频率综合器的电路结构和频率规划,分析了频率综合器环路的参数设计,实现了片上集成环路滤波器,版图采用MIM和MOS电容堆叠的方式节省了面积,电容电阻采用了加权的方式,使环路带宽可调。采用高速TSPC结构的D触发器构成双模预分频器,降低了整体电路的功耗。利用基于0.18μm RF CMOS工艺实现了低功耗全集成的频率综合器,芯片面积0.88 mm2,功耗18.5 m W,相位噪声-94 d Bc/Hz@100 k Hz,杂散-68 d Bc。测试结果证明了该电路系统参数设计和结构改进是合理和有效的,各参数性能满足系统要求。 展开更多
关键词 频率综合器 低功耗 全集成 环路滤波 预分频
在线阅读 下载PDF
S波段微波数字锁相频率综合器
16
作者 朱银川 胡林俊 《电讯技术》 北大核心 1995年第3期21-24,共4页
本文介绍一种小体积低相噪的S波段锁相频率综合器。文中着重对环路进行了具体分析和设计,并给出了实验结果。
关键词 锁相环 频率综合器
在线阅读 下载PDF
多模式定位系统接收机中的分数频率综合器 被引量:4
17
作者 冯焱 周海东 +2 位作者 忤婷 申佳 陈贵灿 《西安交通大学学报》 EI CAS CSCD 北大核心 2011年第8期85-91,107,共8页
针对单一的全球定位系统中接收性能易受环境影响的问题,提出了一个应用于3个定位系统、7种模式的多模式定位接收机中的分数频率综合器.通过改进的电流泵电流校正方法和提高谐振回路Q值等各种降低相位噪声的方法,达到了每种模式工作... 针对单一的全球定位系统中接收性能易受环境影响的问题,提出了一个应用于3个定位系统、7种模式的多模式定位接收机中的分数频率综合器.通过改进的电流泵电流校正方法和提高谐振回路Q值等各种降低相位噪声的方法,达到了每种模式工作的稳定性和低相位噪声性能;以改进的多模分频器和3阶MASHl—1一l∑一△调制器实现了7个频点的精确输出和各模式的快速锁定;在多模分频器中使用简单的电路将分频比的范围从64~79扩展到64~95.仿真结果表明,在每种模式下带内相位噪声(相对于载波的相噪声)均小于一90dB,带外频偏1MHz处相位噪声均小于一119dB,杂散抑制(相对载波)均大于56.4dB,各个模式锁定时间均小于18扯s,1.8V电源条件下的功耗为15.12mW. 展开更多
关键词 全球定位系统 分数频率综合器 多模式 相位噪声
在线阅读 下载PDF
适用于RoF的2.35GHz频率综合器 被引量:3
18
作者 洪丽 王小松 +3 位作者 李志强 尹喜珍 樊晓华 张海英 《半导体技术》 CAS CSCD 北大核心 2013年第7期492-496,共5页
在0.18μm 1P6M CMOS工艺上实现了一款适应于光纤无线电系统的分数分频锁相环型频率综合器。锁相环环路由鉴频鉴相器、电荷泵、片外三阶低通环路滤波器、LC压控振荡器、正交I/Q高频除2分频器、可编程分频器、Δ-∑调制器组成。重点设计... 在0.18μm 1P6M CMOS工艺上实现了一款适应于光纤无线电系统的分数分频锁相环型频率综合器。锁相环环路由鉴频鉴相器、电荷泵、片外三阶低通环路滤波器、LC压控振荡器、正交I/Q高频除2分频器、可编程分频器、Δ-∑调制器组成。重点设计了宽线性调谐范围的压控振荡器、高性能的电荷泵和线性的鉴频鉴相器。测试结果表明,压控振荡器的频率调谐范围为2.16~2.65 GHz;锁定频率为2.35 GHz时,频偏1 MHz处的相位噪声为-120.9 dBc/Hz;带内相位噪声性能在频偏1 kHz时为-79.9 dBc/Hz,10 kHz时为-71.3 dBc/Hz;1 MHz处的参考杂散为-50 dBc,满足光纤无线电系统性能指标的要求。 展开更多
关键词 锁相环(PLL) 频率综合器 光纤无线电(RoF) 射频(RF) 压控振荡(VCO)
在线阅读 下载PDF
X波段快速跳频频率综合器的设计与实现 被引量:2
19
作者 白剑 张伟 +1 位作者 孙厚军 金来福 《微波学报》 CSCD 北大核心 2012年第S2期210-213,共4页
本文主要以频率合成器在毫米波探测器中的应用为背景,对快速、高稳定、低相噪、小体积频率源进行研究。首先,本文介绍了设计方案及其优点,并且着重分析了环路带宽的选择对频率源建立时间和相位噪声对系统的影响,设计实现了一套模块化的... 本文主要以频率合成器在毫米波探测器中的应用为背景,对快速、高稳定、低相噪、小体积频率源进行研究。首先,本文介绍了设计方案及其优点,并且着重分析了环路带宽的选择对频率源建立时间和相位噪声对系统的影响,设计实现了一套模块化的适用于毫米波探测器中的频率源系统,本文使用了乒乓式的锁相环保证了快速的跳频时间和低相位噪声,使用了matlab分析跳频本振的跳频时序,并且分析振动实验的结果。 展开更多
关键词 快速跳频 乒乓式 频率综合器 低相位噪声 高稳定度
在线阅读 下载PDF
一种低相位噪声的UHF频段小数分频频率综合器 被引量:4
20
作者 田荣倩 李浩明 +3 位作者 刘家瑞 王晓锋 王志宇 虞小鹏 《半导体技术》 CAS CSCD 北大核心 2018年第1期24-30,74,共8页
提出并实现了一款采用相位噪声优化技术的特高频(UHF)频段小数分频频率综合器,其工作频率为0.8-1.6 GHz。采用死区消除技术减少了鉴频鉴相器和电荷泵的噪声对系统的影响。采用分布式变容管结构和二阶谐波滤除技术设计压控振荡器,使压... 提出并实现了一款采用相位噪声优化技术的特高频(UHF)频段小数分频频率综合器,其工作频率为0.8-1.6 GHz。采用死区消除技术减少了鉴频鉴相器和电荷泵的噪声对系统的影响。采用分布式变容管结构和二阶谐波滤除技术设计压控振荡器,使压控振荡器获得了更低的相位噪声。采用新型的陷波滤波技术设计Δ-Σ调制器,进一步降低带内相位噪声和系统的杂散。采用TSMC 180 nm CMOS工艺进行了流片验证。测试结果表明该频率综合器在0.01,1和10 MHz频偏处的最大相位噪声分别为-95,-127和-146 dBc/Hz,杂散抑制低于-81 dBc,而频率综合器芯片的功耗仅为20 mW,芯片面积为2.5 mm×1.1 mm。 展开更多
关键词 频率综合器 特高频(UHF) 鉴频鉴相(PFD) 压控振荡(VCO) 相位噪声 Δ-Σ调制
在线阅读 下载PDF
上一页 1 2 4 下一页 到第
使用帮助 返回顶部