期刊文献+
共找到3篇文章
< 1 >
每页显示 20 50 100
基于最大似然原理的低复杂度频率检测器
1
作者 姚冰心 胡爱群 《东南大学学报(自然科学版)》 EI CAS CSCD 北大核心 2006年第2期208-212,共5页
在研究Gardner提出的最大似然检测器(MLFD)及其相关简化方法的基础上,提出了一种基于最大似然原理的低复杂度的频率检测器.采用非等间隔的阶梯加权函数取代了MLFD中的线性加权函数.通过计算机仿真,分析了该检测器的频率捕获性能和稳态... 在研究Gardner提出的最大似然检测器(MLFD)及其相关简化方法的基础上,提出了一种基于最大似然原理的低复杂度的频率检测器.采用非等间隔的阶梯加权函数取代了MLFD中的线性加权函数.通过计算机仿真,分析了该检测器的频率捕获性能和稳态抖动性能.分析结果显示,所提出的FAFD频率检测方法相对于RCFD具有较高的检测增益和较低的自噪声功率,在显著降低MLFD的实现复杂度的情况下,并未明显降低其检测性能.FAFD频率检测器可以应用于存在较大归一化频偏的通信接收机的自动频率控制环路中. 展开更多
关键词 频率检测器 最大似然原理 分段近似 频率匹配滤波器
在线阅读 下载PDF
基于类状态机的检测时间自调整的频率检测器 被引量:2
2
作者 沈亚丹 何乐年 叶益迭 《机电工程》 CAS 2013年第8期937-941,共5页
针对SOC系统应用需求及现在所存在的频率检测电路结构无法同时兼顾检测精度和检测响应速度的问题,将类状态机(RSMC)技术应用于频率检测电路中。开展了不同频率检测器的比较及原理分析,提出了将类状态机应用于频率检测电路,兼顾了没有外... 针对SOC系统应用需求及现在所存在的频率检测电路结构无法同时兼顾检测精度和检测响应速度的问题,将类状态机(RSMC)技术应用于频率检测电路中。开展了不同频率检测器的比较及原理分析,提出了将类状态机应用于频率检测电路,兼顾了没有外部器件情况下的良好检测精度和检测响应速度,实现了根据被检测时钟信号的频率自动调整所需检测时间的功能,采用了先进的最小沟道长度为0.18μm的且能提供1层多晶硅和4层金属的SMIC18pf工艺,获得了0.071 mm2的版图面积(不加pad和静电保护电路)。研究结果表明:低频率检测值FL=2 MHz,变化范围为-15%^+20%;高频检测值FH=7.5 MHz,变化范围为-12%^+20%。低频点检测时间和高频点检测时间分别为TL=15.53μs和TH=2.3μs。模拟供电电压为3.3 V,消耗功率为59.8μW;数字供电电压为1.8 V,消耗功率为6.4μW;整个系统共消耗功率为66.2μW。 展开更多
关键词 频率检测器 改进的模拟检测方式 类状态机 频率编程电路 检测时间自调整 无片外器件
在线阅读 下载PDF
相位式激光测距全数字锁相环控制系统
3
作者 匡云帆 严高师 张心标 《强激光与粒子束》 EI CAS CSCD 北大核心 2012年第7期1705-1708,共4页
针对减小相位式激光测距中的误差,介绍了一种基于现场可编程门阵列(FPGA)实现的全数字锁相环(ADPLL)控制系统的技术原理。此系统可以提高相位频率检测器的精度,同时不受温度和电压的影响,大幅降低相位式激光测距在测相过程中的频率误差... 针对减小相位式激光测距中的误差,介绍了一种基于现场可编程门阵列(FPGA)实现的全数字锁相环(ADPLL)控制系统的技术原理。此系统可以提高相位频率检测器的精度,同时不受温度和电压的影响,大幅降低相位式激光测距在测相过程中的频率误差。系统主要由数字鉴相器、数字滤波器和数字控制振荡器等逻辑设备组成,系统中的信号全部为数字信号。实验结果表明,当FPGA内部的参考信号为40Hz时,采样周期为0.025s,滤波器在300ms达到约5V的电压饱和状态。ADPLL系统避免了模拟电路中常常遇到的不全传输、寄生能力、温度浮动及老化等问题,并且可以在使用重置器件的情况下运行,因此很容易测试和复原。 展开更多
关键词 相位式激光测距 全数字锁相环 相位频率检测器 环路滤波器 现场可编程门阵列
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部