期刊文献+
共找到6篇文章
< 1 >
每页显示 20 50 100
基于JavaFx的硅像素顶点探测器原型机数据获取软件的研制
1
作者 陈一鸣 周佳 +8 位作者 徐畅 章红宇 朱科军 严子越 吴天涯 梁志均 胡俊 魏微 张颖 《核电子学与探测技术》 CAS 北大核心 2024年第3期404-414,共11页
在环形正负电子对撞机(CEPC)实验中,硅像素顶点探测器对空间位置分辨率有着极高的要求,这使得其芯片和探测器设计面临巨大挑战。太初系列硅像素探测器芯片(TaichuPix)是基于CMOS技术的一种重要尝试,其首款工程批芯片被应用于开发第一个... 在环形正负电子对撞机(CEPC)实验中,硅像素顶点探测器对空间位置分辨率有着极高的要求,这使得其芯片和探测器设计面临巨大挑战。太初系列硅像素探测器芯片(TaichuPix)是基于CMOS技术的一种重要尝试,其首款工程批芯片被应用于开发第一个全尺寸顶点探测器原型机。为满足顶点探测器原型机在实验中的特定需求,设计并实现了一套基于JavaFx框架的跨平台数据获取系统。该系统能够高效地进行探测器原型机的配置、数据采集、在线数据校验和实时监测,同时提供了一个用户友好的图形化界面。在实验室环境及德国电子同步加速器研究所(DESY)的束流实验中,数据获取系统的功能完善性和运行稳定性得到了验证,充分满足了硅像素顶点探测器原型机的实验需求。 展开更多
关键词 数据获取 环形正负电子对撞机 硅像素顶点探测器 JAVAFX
在线阅读 下载PDF
BES Ⅱ顶点探测器径迹组合触发判选系统
2
作者 赵棣新 丁慧良 +7 位作者 李卫东 马恩成 张月元 顾建辉 过雅南 郁忠强 谈益平 刘军 《核电子学与探测技术》 CAS CSCD 北大核心 1999年第3期206-210,共5页
在BESⅡ中顶点探测器代替了BES的中心漂移室,建立了相应的触发判选子系统。介绍了BESⅡ顶点探测器触发判选子系统的原理、构成、逻辑设计和结果。该系统是北京谱仪触发判选系统升级改进的主要项目之一。
关键词 北京谱仪 顶点探测器 触发判选 径迹组合
在线阅读 下载PDF
北京谱仪 Ⅱ(BESⅡ)顶点探测器数据获取系统
3
作者 李小南 张炳云 +7 位作者 过雅南 张家文 杨长友 朱科军 沈红 赵棣新 Ken Young Watt Twomay 《核电子学与探测技术》 CAS CSCD 北大核心 1998年第5期348-351,共4页
北京谱仪(BESⅡ)顶点探测器数据获取系统是北京谱仪数据获取系统的一部分,该子系统电子学采用快总线标准。本文描述了该系统的硬件结构和软件系统,软件包括快总线系统的微码软件和上层控制软件。该系统的死时间为1.5ns。对... 北京谱仪(BESⅡ)顶点探测器数据获取系统是北京谱仪数据获取系统的一部分,该子系统电子学采用快总线标准。本文描述了该系统的硬件结构和软件系统,软件包括快总线系统的微码软件和上层控制软件。该系统的死时间为1.5ns。对BESⅡ系统总死时间的贡献小于0.5ms。 展开更多
关键词 谱仪 顶点探测器 数据获取系统 快总线
在线阅读 下载PDF
BES顶点探测器电子学系统
4
作者 屈云河 《核电子学与探测技术》 CAS CSCD 北大核心 1995年第3期129-132,共4页
本文介绍了BES顶点探测器电子学系统的电路原理和它的功能,着重于时间数字转换器的技术性能,给出了某些电路框图。并涉及到BES顶点探测器替代中心漂移室的有利之处。
关键词 北京谱仪 顶点探测器 电子学系统
在线阅读 下载PDF
3D-SOI像素芯片逻辑层的设计与实现
5
作者 郑炜达 周扬 +6 位作者 卢云鹏 徐畅 周佳 章红宇 董静 董明义 欧阳群 《核电子学与探测技术》 CAS 北大核心 2024年第5期791-798,共8页
环形正负电子对撞机(CEPC)实验对顶点探测器的空间分辨率提出了极为苛刻的要求。SOI像素传感器芯片CPV-4使用了3D堆叠技术来满足CEPC需要的高空间分辨率。本文主要研究在3DSOI技术下CPV-4的逻辑层电路设计与验证。逻辑层作为CPV-43D芯... 环形正负电子对撞机(CEPC)实验对顶点探测器的空间分辨率提出了极为苛刻的要求。SOI像素传感器芯片CPV-4使用了3D堆叠技术来满足CEPC需要的高空间分辨率。本文主要研究在3DSOI技术下CPV-4的逻辑层电路设计与验证。逻辑层作为CPV-43D芯片的上层部分包含粒子击中信息的存储和读出功能,采用了紧凑的像素逻辑设计和高效的优先级编码读出逻辑设计。测试系统基于IPBUS协议实现了逻辑交互、数据传输和用户界面的软硬件功能,同时开发了模仿逻辑层功能和接口的仿真器模块。通过对仿真器模块、单独的上层芯片以及3D堆叠后的片上逻辑层进行对比测试,完整验证了片上逻辑层的电路功能,并证明了3D堆叠的键合、减薄和顶层金属化等工艺步骤对片上逻辑层没有不利影响。3D-SOI像素芯片的逻辑电路设计和3D堆叠技术研发取得了初步进展。 展开更多
关键词 CEPC 顶点探测器 3D-SOI 芯片测试
在线阅读 下载PDF
闪烁光纤及其在粒子物理实验中的应用 被引量:2
6
作者 汪兆民 汪晓莲 +2 位作者 许咨宗 侯云珍 宋勇 《核电子学与探测技术》 CAS CSCD 北大核心 1999年第1期70-73,共4页
本文简述了闪烁光纤的基本特性,并介绍了目前在粒子物理中的应用情况。
关键词 闪烁光纤 顶点探测器 径迹探测器 束流望远镜
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部