期刊导航
期刊开放获取
上海教育软件发展有限公..
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
2
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
星地高速数传系统LDPC编码器ASIC集成芯片设计
被引量:
5
1
作者
张浩
殷柳国
《宇航学报》
EI
CAS
CSCD
北大核心
2015年第1期96-102,共7页
面向高分辨率对地观测卫星的高速数传应用需求,提出了一种低实现复杂度、多码率融合的LDPC并行编码结构,以及采用该结构的编码器芯片设计方案。基于TSMC 130 nm CMOS标准单元库,该编码器芯片在200 MHz时钟下能够达到1.6 Gbps的吞吐率,...
面向高分辨率对地观测卫星的高速数传应用需求,提出了一种低实现复杂度、多码率融合的LDPC并行编码结构,以及采用该结构的编码器芯片设计方案。基于TSMC 130 nm CMOS标准单元库,该编码器芯片在200 MHz时钟下能够达到1.6 Gbps的吞吐率,硅片面积为5.495 mm2,功耗仅为184.3 m W。与传统结构设计的相同吞吐率的LDPC编码器芯片相比,本文方案可以将存储空间需求降至传统结构的18.52%,硅片面积和功耗分别下降至传统结构的20.3%和83.3%,非常适用于超高速星上通信应用。
展开更多
关键词
卫星通信
LDPC编码器
多码率融合
集成芯片设计
在线阅读
下载PDF
职称材料
一种可编程多协议接口芯片设计与实现
被引量:
1
2
作者
徐雄斌
《电子器件》
CAS
北大核心
2019年第3期581-584,共4页
基于0.18 μm BCD工艺,设计了一款可编程多协议串行接口芯片。该芯片采用数字和模拟混合信号芯片设计技术,实现了可编程协议选择、4通道收发器、三态控制、单电源、高速传输、ESD、电荷泵等功能。测试结果表明:可支持RS-232、RS-422、RS...
基于0.18 μm BCD工艺,设计了一款可编程多协议串行接口芯片。该芯片采用数字和模拟混合信号芯片设计技术,实现了可编程协议选择、4通道收发器、三态控制、单电源、高速传输、ESD、电荷泵等功能。测试结果表明:可支持RS-232、RS-422、RS-485等多种协议,ESD满足抗±15 kV人体静电能力,RS-232传输速率不低于120 kbyte/s,RS-422传输速率不低于10 Mbyte/s。已经通过设计、仿真、流片、封装、测试、验证,成功应用于多型产品中。
展开更多
关键词
集成芯片设计
串行通信接口
芯片
混合信号电路
设计
0.18μm
BCD工艺
可编程多协议
电荷泵
ESD
在线阅读
下载PDF
职称材料
题名
星地高速数传系统LDPC编码器ASIC集成芯片设计
被引量:
5
1
作者
张浩
殷柳国
机构
清华大学航天航空学院
深圳清华大学研究院EDA实验室
出处
《宇航学报》
EI
CAS
CSCD
北大核心
2015年第1期96-102,共7页
基金
国家自然科学基金(61101072
61132002)
深圳市重点实验室提升项目(ZDSY20120616141333842)
文摘
面向高分辨率对地观测卫星的高速数传应用需求,提出了一种低实现复杂度、多码率融合的LDPC并行编码结构,以及采用该结构的编码器芯片设计方案。基于TSMC 130 nm CMOS标准单元库,该编码器芯片在200 MHz时钟下能够达到1.6 Gbps的吞吐率,硅片面积为5.495 mm2,功耗仅为184.3 m W。与传统结构设计的相同吞吐率的LDPC编码器芯片相比,本文方案可以将存储空间需求降至传统结构的18.52%,硅片面积和功耗分别下降至传统结构的20.3%和83.3%,非常适用于超高速星上通信应用。
关键词
卫星通信
LDPC编码器
多码率融合
集成芯片设计
Keywords
Satellite communication
LDPC encoder
Multi-code-rate fusion
Application specific integrated circuit(ASIC) chip design
分类号
TN919.3 [电子电信—通信与信息系统]
在线阅读
下载PDF
职称材料
题名
一种可编程多协议接口芯片设计与实现
被引量:
1
2
作者
徐雄斌
机构
武汉数字工程研究所
出处
《电子器件》
CAS
北大核心
2019年第3期581-584,共4页
基金
武汉数字工程研究所科研基金项目(所科研编号WX2016-35)
文摘
基于0.18 μm BCD工艺,设计了一款可编程多协议串行接口芯片。该芯片采用数字和模拟混合信号芯片设计技术,实现了可编程协议选择、4通道收发器、三态控制、单电源、高速传输、ESD、电荷泵等功能。测试结果表明:可支持RS-232、RS-422、RS-485等多种协议,ESD满足抗±15 kV人体静电能力,RS-232传输速率不低于120 kbyte/s,RS-422传输速率不低于10 Mbyte/s。已经通过设计、仿真、流片、封装、测试、验证,成功应用于多型产品中。
关键词
集成芯片设计
串行通信接口
芯片
混合信号电路
设计
0.18μm
BCD工艺
可编程多协议
电荷泵
ESD
Keywords
intergrated chip design
serial communication interface chip
mixed signal circuit design
0.18 μm BCD process
programmed muti-protocol
charge pump
ESD
分类号
TN433 [电子电信—微电子学与固体电子学]
在线阅读
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
星地高速数传系统LDPC编码器ASIC集成芯片设计
张浩
殷柳国
《宇航学报》
EI
CAS
CSCD
北大核心
2015
5
在线阅读
下载PDF
职称材料
2
一种可编程多协议接口芯片设计与实现
徐雄斌
《电子器件》
CAS
北大核心
2019
1
在线阅读
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部