期刊文献+
共找到3篇文章
< 1 >
每页显示 20 50 100
全相联Cache的体系结构级功耗估算与分析
1
作者 王永文 张民选 《计算机工程与应用》 CSCD 北大核心 2003年第26期21-23,27,共4页
Cache是现代微处理器中消耗能量最多的部件之一。论文研究了全相联cache的组织结构,给出了一种全相联cache的体系结构级功耗估算模型,验证了该模型的有效性,并定量地分析了全相联cache组织结构的功耗特性。
关键词 全相联cache 相联存储器阵列 随机存储器阵列 功耗模型
在线阅读 下载PDF
一种SRAM-FPGA在轨重构的工程实现方案 被引量:12
2
作者 庞波 郝维宁 +2 位作者 张文峰 徐勇 朱剑冰 《航天器工程》 CSCD 北大核心 2017年第5期51-56,共6页
针对航天器电子系统在实际工程中要解决的星载资源受限、长寿命、高可靠等特殊问题,文章提出了一种基于静态随机存取存储器型现场可编程门阵列(SRAM-FPGA)在轨重构的方法及工程实施方案,对如何保证数据可靠传输与可靠存储等关键问题进... 针对航天器电子系统在实际工程中要解决的星载资源受限、长寿命、高可靠等特殊问题,文章提出了一种基于静态随机存取存储器型现场可编程门阵列(SRAM-FPGA)在轨重构的方法及工程实施方案,对如何保证数据可靠传输与可靠存储等关键问题进行了讨论,并且给出了在某卫星工程中的具体设计方案和在轨验证情况。结果表明,采取的重构设计圆满完成了目标FPGA的功能升级以及在轨实时刷新,工作稳定正常,可以为其他航天器电子系统设计提供参考。 展开更多
关键词 基于静态随机存取存储器型现场可编程门阵列 在轨重构 高可靠
在线阅读 下载PDF
SRAM-FPGA抗单粒子翻转方法和预估 被引量:9
3
作者 郭强 刘波 +3 位作者 司圣平 刘辉 蒋应富 张恒 《西安电子科技大学学报》 EI CAS CSCD 北大核心 2018年第1期112-116,共5页
为解决卫星通信系统中赛灵思公司的静态随机存储器型现场可编程门阵列(Xilinx SRAMFPGA)单粒子翻转问题,提出了一种占用硬件资源少,可靠度高的抗单粒子方法.该方法使用爱特公司的现场可编程门阵列作为检测芯片,可编程只读存储器芯片存... 为解决卫星通信系统中赛灵思公司的静态随机存储器型现场可编程门阵列(Xilinx SRAMFPGA)单粒子翻转问题,提出了一种占用硬件资源少,可靠度高的抗单粒子方法.该方法使用爱特公司的现场可编程门阵列作为检测芯片,可编程只读存储器芯片存储屏蔽位文件,通过联合测试工作组模式回读Xilinx FPGA配置文件并进行校验,发现出错则重新加载配置文件,消除单粒子翻转影响.该方法已成功在轨应用于某卫星通信系统.为计算卫星通信系统的可靠度,提出使用品质因数方法预估静态随机存储器型现场可编程门阵列单粒子翻转率,并与在轨实测数据进行比较,证明使用该方法的正确性,同时计算出实际飞行轨道的单粒子翻转率系数,为其他静态随机存储器型现场可编程门阵列、存储器等芯片的单粒子翻转率预估提供数据支撑,为我国卫星通信系统可靠性研究与设计提供参考. 展开更多
关键词 静态随机存储器型现场可编程门阵列 单粒子翻转 抗单粒子翻转方法 单粒子翻转率预估
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部