期刊文献+
共找到4篇文章
< 1 >
每页显示 20 50 100
小型化取样锁相介质振荡器的研制 被引量:1
1
作者 郭文胜 袁彪 《半导体技术》 CAS CSCD 北大核心 2013年第7期502-505,509,共5页
提出了一种基于混合集成电路工艺制作的小型化取样锁相介质振荡器(PDRO)的设计方法。对取样鉴相电路与脉冲形成电路进行了理论分析,并深入探讨取样锁相技术原理,保证近端低相噪要求。采用自主设计的负阻GaAs HBT MMIC作为振荡源,解决了... 提出了一种基于混合集成电路工艺制作的小型化取样锁相介质振荡器(PDRO)的设计方法。对取样鉴相电路与脉冲形成电路进行了理论分析,并深入探讨取样锁相技术原理,保证近端低相噪要求。采用自主设计的负阻GaAs HBT MMIC作为振荡源,解决了用分立器件难于调试的问题,并实现了宽调谐带宽、低相位噪声,从而取消了调谐螺钉,达到了较高的稳定性和可靠性。应用ADS、Multisim软件对介质振荡器、环路滤波器进行了仿真设计,最终完成了频率0.500~40 GHz、小型化、系列化PDRO的研制,频率为9 GHz时PDRO实测试结果显示:输出功率17 dBm,杂波抑制大于75 dBc,相位噪声为-115 dBc/Hz@1 kHz,-125 dBc/Hz@10 kHz,-125 dBc/Hz@100 kHz,-144 dBc/Hz@1 MHz,外形封装尺寸为40 mm×40 mm×12.8 mm。 展开更多
关键词 小型化 锁相介质振荡器(pdro) 相位噪声 取样鉴相器 混合集成
在线阅读 下载PDF
低相噪锁相介质振荡器研究 被引量:2
2
作者 宋学峰 何庆国 《半导体技术》 CAS CSCD 北大核心 2010年第11期1126-1129,共4页
针对高的相位噪声指标要求,对取样锁相介质振荡器进行了研究。通过相位噪声分析,明晰了采用介质振荡器与取样锁相技术降低相位噪声的机理,并分别对介质振荡器与锁相环路进行了设计。设计中,应用HFSS与ADS对介质振荡器进行了联合仿真,体... 针对高的相位噪声指标要求,对取样锁相介质振荡器进行了研究。通过相位噪声分析,明晰了采用介质振荡器与取样锁相技术降低相位噪声的机理,并分别对介质振荡器与锁相环路进行了设计。设计中,应用HFSS与ADS对介质振荡器进行了联合仿真,体现了计算机辅助设计的优势。最终研制出17 GHz锁相介质振荡器,测试结果为:输出功率13.1 dBm;杂波抑制>70 dB;谐波抑制>25 dB;相位噪声为-105 dBc/Hz@1 kHz,-106 dBc/Hz@10 kHz,-111 dBc/Hz@100 kHz,-129 dBc/Hz@1 MHz。 展开更多
关键词 相位噪声 介质振荡器 取样锁相 联合仿真 计算机辅助设计
在线阅读 下载PDF
S波段取样锁相源的设计
3
作者 尹中超 王晓江 +1 位作者 方超 张宇 《微波学报》 CSCD 北大核心 2012年第S2期255-258,共4页
本文详细介绍了一种S波段小体积、低相噪、低杂散的锁相源。该锁相源采用取样锁相技术和高Q值同轴介质压控振荡器实现了低相噪、低杂散的特性。通过集成倍频和滤波器,还可输出C波段信号。
关键词 同轴介质压控振荡器 取样锁相 低相位噪声 低杂散
在线阅读 下载PDF
低相噪毫米波源的研制 被引量:5
4
作者 袁慧超 高燕宇 《半导体技术》 CAS CSCD 北大核心 2009年第9期927-929,共3页
介绍了一种毫米波低相噪源的设计方法,采用PDRO和倍频电路方案,对本微波源的相位噪声和频率稳定度进行了分析,并简要介绍了PDRO的设计,对研制成的实物进行了测试,达到了设计要求的指标。该毫米波源的相位噪声≤-95dBc/Hz@10kHz,频率稳... 介绍了一种毫米波低相噪源的设计方法,采用PDRO和倍频电路方案,对本微波源的相位噪声和频率稳定度进行了分析,并简要介绍了PDRO的设计,对研制成的实物进行了测试,达到了设计要求的指标。该毫米波源的相位噪声≤-95dBc/Hz@10kHz,频率稳定度Δfout/fout≤1×10-8,杂波抑制比rs≤-75dBc。该毫米波源具有相位噪声低、体积小、Q值高、频率温度稳定性好等优点,具有广阔的应用前景。 展开更多
关键词 毫米波 相位噪声 取样锁相 介质压控振荡器 本振源
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部