期刊文献+
共找到1篇文章
< 1 >
每页显示 20 50 100
应用于K波段分数分频频率综合器的多模分频器设计与优化 被引量:2
1
作者 王征晨 武照博 +1 位作者 齐全文 王兴华 《北京理工大学学报》 EI CAS CSCD 北大核心 2019年第11期1187-1191,共5页
基于TSMC 90 nm CMOS工艺设计一款多模分频器,可以实现的分频比的范围为32~39.详细介绍了多模分频器的各部分模块,包括双模预定标器、S计数器和P计数器,分析并且讨论了P计数器加入与不加入重新定时电路的时序图.本文设计的分频器应用于... 基于TSMC 90 nm CMOS工艺设计一款多模分频器,可以实现的分频比的范围为32~39.详细介绍了多模分频器的各部分模块,包括双模预定标器、S计数器和P计数器,分析并且讨论了P计数器加入与不加入重新定时电路的时序图.本文设计的分频器应用于K波段高速分数分频频率综合器.测试结果表明应用改进后的多模分频器,频率综合器的带内噪声可以优化15 dB,频偏10 kHz和频偏1 kHz的相位噪声可达到81.30 dBc/Hz和72.44 dBc/Hz. 展开更多
关键词 多模分频器 分数分频频率综合器 重新定时电路技术
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部