期刊导航
期刊开放获取
上海教育软件发展有限公..
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
1
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
基于16位定点DSP的并行乘法器的设计
被引量:
1
1
作者
王叶辉
林贻侠
严伟
《半导体技术》
CAS
CSCD
北大核心
2004年第5期101-105,共5页
设计了一种用于16位定点DSP中的片内乘法器。该乘法器采用了改进型Booth算法,使用CSA构成的乘法器阵列,并采用跳跃进位加法器实现进位传递,该设计具有可扩展性,并提出了更高位扩展时应改进型方向。设计时综合考虑了高性能定点DSP对乘法...
设计了一种用于16位定点DSP中的片内乘法器。该乘法器采用了改进型Booth算法,使用CSA构成的乘法器阵列,并采用跳跃进位加法器实现进位传递,该设计具有可扩展性,并提出了更高位扩展时应改进型方向。设计时综合考虑了高性能定点DSP对乘法器在面积和速度上的要求,具有极其规整的布局布线。
展开更多
关键词
DSP
并行乘法器
阵列乘法器
改进型Booth编码
部分积产生器
在线阅读
下载PDF
职称材料
题名
基于16位定点DSP的并行乘法器的设计
被引量:
1
1
作者
王叶辉
林贻侠
严伟
机构
上海大学微电子研发中心
出处
《半导体技术》
CAS
CSCD
北大核心
2004年第5期101-105,共5页
文摘
设计了一种用于16位定点DSP中的片内乘法器。该乘法器采用了改进型Booth算法,使用CSA构成的乘法器阵列,并采用跳跃进位加法器实现进位传递,该设计具有可扩展性,并提出了更高位扩展时应改进型方向。设计时综合考虑了高性能定点DSP对乘法器在面积和速度上的要求,具有极其规整的布局布线。
关键词
DSP
并行乘法器
阵列乘法器
改进型Booth编码
部分积产生器
Keywords
modified Booth encoding
partial-product generator
array multiplier
分类号
TP332.22 [自动化与计算机技术—计算机系统结构]
在线阅读
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
基于16位定点DSP的并行乘法器的设计
王叶辉
林贻侠
严伟
《半导体技术》
CAS
CSCD
北大核心
2004
1
在线阅读
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部