期刊文献+
共找到12篇文章
< 1 >
每页显示 20 50 100
基于自适应免疫进化算法的逻辑电路设计 被引量:2
1
作者 徐海芹 丁永生 胡志华 《计算机应用研究》 CSCD 北大核心 2009年第6期2276-2278,共3页
针对现有进化算法在进行逻辑电路设计时存在的进化缓慢和容易陷入局部解等问题,提出一种自适应免疫进化算法(adaptive immune evolutionary algorithm,AIEA)。该算法引入了免疫记忆机制和抗体差异调节算子,能够很好地保证个体的多样性,... 针对现有进化算法在进行逻辑电路设计时存在的进化缓慢和容易陷入局部解等问题,提出一种自适应免疫进化算法(adaptive immune evolutionary algorithm,AIEA)。该算法引入了免疫记忆机制和抗体差异调节算子,能够很好地保证个体的多样性,有利于跳出局部最优解;通过采用自适应交叉率和变异率,提高了算法的搜索能力和收敛速度。通过与多目标进化算法(MOEA)、简单免疫算法(SIA)的实验比较,证明了该自适应免疫进化算法的有效性。 展开更多
关键词 进化算法 逻辑电路设计 免疫进化算法 自适应
在线阅读 下载PDF
组合逻辑电路设计的一种方法 被引量:1
2
作者 左全生 《现代电子技术》 2008年第6期6-7,11,共3页
在ASIC设计和PLD设计中组合逻辑电路设计的最简化是很重要的,在设计时常要求用最少的逻辑门或导线实现。在ASIC设计和PLD设计中需要处理大量的约束项,值为1或0的项却是有限的,提出组合逻辑电路设计的一种新方法。该方法不考虑这些约束项... 在ASIC设计和PLD设计中组合逻辑电路设计的最简化是很重要的,在设计时常要求用最少的逻辑门或导线实现。在ASIC设计和PLD设计中需要处理大量的约束项,值为1或0的项却是有限的,提出组合逻辑电路设计的一种新方法。该方法不考虑这些约束项,只考虑那些值为1或0的项,因而可以简化设计步骤。该方法特别适合于有大量约束项的组合逻辑电路设计。例举2个组合逻辑电路实例,说明按照这个改进的方法可以大大减少组合逻辑电路设计步骤。 展开更多
关键词 最简化 约束条件 组合逻辑电路设计 编码器 奎恩-麦克拉斯基法
在线阅读 下载PDF
基于免疫原理的逻辑电路设计算法 被引量:5
3
作者 张义国 罗文坚 王煦法 《计算机工程与应用》 CSCD 北大核心 2006年第11期38-40,62,共4页
硬件进化是基于进化计算和可重构硬件的新兴研究领域。逻辑电路的进化设计是硬件进化的主要研究方向之一。文章将生物免疫系统的进化非选择机制引入到逻辑电路设计中,提出了相应的逻辑电路设计算法,并给出了该文算法和进化算法的对比实... 硬件进化是基于进化计算和可重构硬件的新兴研究领域。逻辑电路的进化设计是硬件进化的主要研究方向之一。文章将生物免疫系统的进化非选择机制引入到逻辑电路设计中,提出了相应的逻辑电路设计算法,并给出了该文算法和进化算法的对比实验结果,结果表明该文算法更加有效。 展开更多
关键词 人工免疫系统 硬件进化 进化非选择算法 逻辑电路设计
在线阅读 下载PDF
基于次态卡诺图的J、K激励函数最小化方法及时序逻辑电路自启动设计 被引量:23
4
作者 任骏原 《浙江大学学报(理学版)》 CAS CSCD 北大核心 2010年第4期425-427,共3页
分析了JK触发器的激励函数和次态函数的关系并在卡诺图上建立二者的联系,提出了在触发器的次态卡诺图上直接求解最小化J、K激励函数的方法,讨论了无效状态的赋值问题及自启动设计方法,对简化时序逻辑电路的设计过程具有实用意义.
关键词 JK触发器 激励函数 自启动 时序逻辑电路设计
在线阅读 下载PDF
一种新型永磁交流接触器及其控制电路 被引量:24
5
作者 吴自然 舒亮 +2 位作者 许成文 吴桂初 陈红 《中国电机工程学报》 EI CSCD 北大核心 2016年第13期3667-3673,3387,共7页
提出一种带分断保护装置的新型永磁交流接触器,接触器分为机构部分与控制电路部分。当永磁接触器控制回路失电或者退磁线圈出现故障、接触器无法正常分断时,保护装置此时会被触发,迫使接触器铁心克服永磁体吸力进行强制分断。设计了一... 提出一种带分断保护装置的新型永磁交流接触器,接触器分为机构部分与控制电路部分。当永磁接触器控制回路失电或者退磁线圈出现故障、接触器无法正常分断时,保护装置此时会被触发,迫使接触器铁心克服永磁体吸力进行强制分断。设计了一种控制电路与接触器进行配合工作,电路分正常工作电路和保护电路两部分。正常工作电路负责控制接触器进行正常的分断与吸合操作,保护电路则负责检测并触发保护装置进行强制分断保护。为提高电路可靠性,保护电路全部采用逻辑电路进行设计,无CPU控制单元。同时,为提高供电可靠性,保护电路与正常工作电路电源单独进行设计,保护电路电源采用接触器主触头380V线电压供电。通过实验研究了分断控制电压与辅助触头电压间的时延,此时延作为保护电路的设计基准。同时进行了分断保护特性实验,实验结果表明所提出的新型交流永磁接触器在正常工作回路失电或者出现故障时,保护装置可有效解决永磁接触器无法分断的问题,大幅提高永磁接触器的工作可靠性。 展开更多
关键词 永磁交流接触器 保护装置 强制分断 逻辑电路设计
在线阅读 下载PDF
基于FPGA设计的图像增强预处理器 被引量:11
6
作者 刘旨春 王敬儒 《光电工程》 CAS CSCD 北大核心 2001年第3期48-50,共3页
就如何提高复杂背景条件下低信噪比的小目标检测概率问题展开讨论 ,提出了用数字滤波方法改善图像质量 ,提高信噪比 ,达到抑制背景噪声 ,增强小目标的目的。针对高帧频电视系统的特点 ,应用现场可编程门阵列 ( FPGA)构造高速图像预处理... 就如何提高复杂背景条件下低信噪比的小目标检测概率问题展开讨论 ,提出了用数字滤波方法改善图像质量 ,提高信噪比 ,达到抑制背景噪声 ,增强小目标的目的。针对高帧频电视系统的特点 ,应用现场可编程门阵列 ( FPGA)构造高速图像预处理器 ,完成数字电视的图像预处理的实时计算 ,进而为后续工作打下良好的基础。 展开更多
关键词 图像处理 图像预处理 逻辑电路设计 图象增强 FPGA
在线阅读 下载PDF
应用可编程逻辑器件实现多路定标器 被引量:2
7
作者 孙勇杰 李澄 +1 位作者 邢涛 张俊杰 《核电子学与探测技术》 CAS CSCD 北大核心 2004年第1期19-23,共5页
为束流望远镜电子学系统研制一种可编程逻辑定标器。该NIM插件可同时记录30路ECL输入信号,采用增强型计算机并行端口读入方式,数据传输率达到2Mb/s。用于多丝正比室读出定位系统,在入射粒子计数率达到5×103/s测试条件下,获得稳定... 为束流望远镜电子学系统研制一种可编程逻辑定标器。该NIM插件可同时记录30路ECL输入信号,采用增强型计算机并行端口读入方式,数据传输率达到2Mb/s。用于多丝正比室读出定位系统,在入射粒子计数率达到5×103/s测试条件下,获得稳定可靠的实验结果。 展开更多
关键词 粒子探测 多路定标器 可编程逻辑器件 粒子物理实验 多丝正比室读出定位系统 逻辑电路设计
在线阅读 下载PDF
基于FPGA/CPLD的占空比为1∶n的n分频器的设计 被引量:4
8
作者 何静 李清峰 《现代电子技术》 2006年第8期17-18,共2页
CPLD和FPGA都是可编程逻辑器件,利用他们进行数字系统设计具有设计开发周期短、设计制造成本低、开发工具先进、标准产品无需测试、质量稳定以及实时在线检验等优点。Verilog HDL是目前应用最为广泛的硬件描述语言之一,可以用来进行各... CPLD和FPGA都是可编程逻辑器件,利用他们进行数字系统设计具有设计开发周期短、设计制造成本低、开发工具先进、标准产品无需测试、质量稳定以及实时在线检验等优点。Verilog HDL是目前应用最为广泛的硬件描述语言之一,可以用来进行各种层次的逻辑设计,也可以进行数字系统的逻辑综合、仿真验证和时序分析。简要介绍了CPLD/FPGA器件的特点和应用范围,并以占空比为1∶5的5分频器的设计为例,介绍了在Max+Plus II开发软件下,利用Verilog HDL硬件描述语言设计数字逻辑电路的过程和方法,最后给出了仿真波形。 展开更多
关键词 Verilog HDL CPLD/FPGA数字逻辑电路设计 占空比 n分频器
在线阅读 下载PDF
分频系数为半整数分频器的CPLD设计 被引量:1
9
作者 张宗玉 宋云娴 乔凤兰 《现代电子技术》 2001年第1期63-64,共2页
以分频系数为半整数分频器的设计为例,介绍了在 MAX+ PLUS Ⅱ开发平台下,利用VHDL硬件描述语言和原理图输入方式,设计数字逻辑电路的过程。
关键词 数字逻辑电路设计 CPLD 半整数分频器 分频系统
在线阅读 下载PDF
基于Multisim 11.0的PLD图形化仿真设计与应用
10
作者 李北雁 聂典 《计算机应用与软件》 CSCD 2011年第8期295-300,共6页
简要介绍CPLD/FPGA(Complex programmable Logic Device/Field programmable Gates Array)器件的特点和应用范围,并以数字钟设计为例,介绍了在Multisim 11.0开发软件下,利用原理图的输入方式来设计数字逻辑电路的过程和方法,突出Multisi... 简要介绍CPLD/FPGA(Complex programmable Logic Device/Field programmable Gates Array)器件的特点和应用范围,并以数字钟设计为例,介绍了在Multisim 11.0开发软件下,利用原理图的输入方式来设计数字逻辑电路的过程和方法,突出Multisim 11.0在教学中的重要作用,尤其是对于数字逻辑设计这门课程的学习。并且详细介绍了Multisim 11.0与Quartus II两个软件之间的互通,给出了一条PLD设计由:图形化模块搭建-Multisim系统化仿真-VHDL代码自动生成-Quartus II加载代码-Quartus II中的仿真-下载到硬件电路中-实际应用。整个一个完整的设计过程。 展开更多
关键词 数字钟 数字逻辑电路设计 NI Multisim11 VHDL QuartusⅡ
在线阅读 下载PDF
PBL教学法在“电工电子技术”教学中的应用探究 被引量:2
11
作者 余瑶 肖文君 张小云 《南方农机》 2024年第8期195-198,共4页
【目的】探索符合机电专业特征的教学方法,提升机电专业学生的综合职业能力。【方法】在解读PBL教学法内涵的基础上,以“电工电子技术”课程中“组合逻辑电路的设计”这一节为例进行教学设计,包括教学目标、教学内容、教学流程、教学评... 【目的】探索符合机电专业特征的教学方法,提升机电专业学生的综合职业能力。【方法】在解读PBL教学法内涵的基础上,以“电工电子技术”课程中“组合逻辑电路的设计”这一节为例进行教学设计,包括教学目标、教学内容、教学流程、教学评价等各方面,并按照教学设计方案有序地进行了具体教学实施。【结果】1)对照班和实验班学生的理论成绩相差不大,但在基本操作、电路装配与调试以及数据处理这些方面,实验班平均成绩均高于对照班平均成绩;2)对照班和实验班学生在学习兴趣、自学能力、语言表达能力、小组协作能力、思辨能力及问题解决能力上均存在明显差异(p<0.05)。【结论】在“电工电子技术”教学中采用PBL教学法能够提升学生的学习积极性、学习成绩、操作技能以及综合实践能力,教学改革达到了预期的教学效果。 展开更多
关键词 PBL教学法 教学改革 电工电子技术 组合逻辑电路设计
在线阅读 下载PDF
Design of 256 bit single-poly MTP memory based on BCD process
12
作者 KIM Kwang-il KIM Min-sung +3 位作者 PARK Young-bae PARK Mu-hun HA Pan-bong KIM Young-hee 《Journal of Central South University》 SCIE EI CAS 2012年第12期3460-3467,共8页
We propose a single-poly MTP (multi-time programmable) cell consisting of one capacitor and two transistors based on MagnaChip's BCD process. The area of a unit cell is 37.743 75μm^2. The proposed single-poly MTP ... We propose a single-poly MTP (multi-time programmable) cell consisting of one capacitor and two transistors based on MagnaChip's BCD process. The area of a unit cell is 37.743 75μm^2. The proposed single-poly MTP cell is erased and programmed by the FN tunnelling scheme. We design a 256 bit MTP memory for PMICs (power management ICs) using the proposed single-poly MTP cells. For small-area designs, we propose a selection circuit between V10V and VSV, and a WL (word-line) driver by simplifying its logic circuit. We reduce the total layout area by using pumped internal node voltages from a seven-stage cross-coupled charge pump for V10V (=10 V) and V5V (=5 V) without any additional charge pumps. The layout size of the designed 256 bit MTP memory is 618.250 μm × 437.425μm. 展开更多
关键词 multi-time programmable memory PMIC cross-coupled charge pump
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部