-
题名基于FPGA的通用异步收发机的设计
被引量:3
- 1
-
-
作者
赵权
刘翠玲
-
机构
北京工商大学信息工程学院
-
出处
《北京工商大学学报(自然科学版)》
CAS
2008年第1期53-56,共4页
-
文摘
阐述了通用异步收发机(UART)异步串行通信原理,介绍了实现UART异步串行通信的硬件接口电路及各部分硬件模块,同时还介绍了用硬件描述语言Verilog来开发UART通信接口电路模块的方法.研究基于Verilog语言,结合有限状态机的设计方法来实现UART,将其核心功能集成到现场可编程门阵列(FPGA)上,使其整体设计紧凑、小巧,实现的UART功能稳定、可靠;同时,与其他设计方法相比较,利用有限状态机的方法具有结构模式直观简单,设计流程短,程序层次分明,易综合,可靠性高等优点,这种方法必将在电子设计自动化(EDA)技术中发挥重要作用.
-
关键词
VERILOGHDL
通用异步收发机
现场可编程门阵列
状态机
-
Keywords
verilog HDL
universal asynchronous receiver transmitter
field programmable gate array
finite state machine
-
分类号
TN919.6
[电子电信—通信与信息系统]
-