期刊文献+
共找到5篇文章
< 1 >
每页显示 20 50 100
快速高精度BPSK信号载波相位同步算法 被引量:3
1
作者 刘安邦 安建平 王爱华 《北京理工大学学报》 EI CAS CSCD 北大核心 2011年第7期823-827,共5页
提出了一种离散Fourier变换(DFT)和数字锁相环(DPLL)联合的二相相移键控(BPSK)信号载波相位同步算法.该算法采用平方运算和DFT对BPSK信号进行频率粗估计,通过设计数字锁相环快捕带宽,保证频率粗估计作初始频点的数字锁相环直接工作在快... 提出了一种离散Fourier变换(DFT)和数字锁相环(DPLL)联合的二相相移键控(BPSK)信号载波相位同步算法.该算法采用平方运算和DFT对BPSK信号进行频率粗估计,通过设计数字锁相环快捕带宽,保证频率粗估计作初始频点的数字锁相环直接工作在快捕状态.数字锁相环经过约1个频率周期锁定,提供满足解调性能的精确同步载波信号.仿真表明,算法满足快速高精度载波同步要求,且避免了传统的锁频和锁相环联合算法锁定时间过长的问题.采用全数字结构,算法易于数字信号处理器(DSP)等数字芯片实现. 展开更多
关键词 离散Fourier变换 数字锁相环 二相相移键控 载波相位同步
在线阅读 下载PDF
高稳定BPSK信号载波相位同步算法
2
作者 刘安邦 安建平 王爱华 《北京理工大学学报》 EI CAS CSCD 北大核心 2011年第7期828-832,共5页
基于二相相移键控(BPSK)信号幅度剧烈变化会严重影响数字锁相环的环路带宽和稳定性,提出了一种数字自动增益控制(AGC)和锁相环(PLL)联合的高稳定BPSK信号载波相位同步算法.采用指数增益放大非相关反馈自动增益控制环路对输入调制信号进... 基于二相相移键控(BPSK)信号幅度剧烈变化会严重影响数字锁相环的环路带宽和稳定性,提出了一种数字自动增益控制(AGC)和锁相环(PLL)联合的高稳定BPSK信号载波相位同步算法.采用指数增益放大非相关反馈自动增益控制环路对输入调制信号进行幅度调整,使输出AGC的调制信号幅度稳定在预定值,再将幅度稳定调制信号输入到数字三阶PLL进行精确载波相位估计.仿真结果表明,算法避免了数字三阶PLL由于调制信号幅度变化带来的环路不稳定,且在信噪比(SNR)动态范围内,保证环路噪声性能满足BPSK信号解调的要求. 展开更多
关键词 自动增益控制 数字三阶锁相环 二相相移键控 载波相位同步
在线阅读 下载PDF
一种低SNR下APSK载波相位盲同步方法 被引量:2
3
作者 汪春霆 沈业兵 王爱华 《北京理工大学学报》 EI CAS CSCD 北大核心 2010年第11期1336-1339,1354,共5页
提出了一种工作在低信噪比(SNR)条件下,由最小均方误差(MMSE)鉴相和数字二阶闭环组成的幅相键控(APSK)载波相位盲同步方法.给出了载波相位同步环路的参数、采样速率匹配方法及其定点优化实现方案.与盲同步中常见的判决引导算法相比,MMS... 提出了一种工作在低信噪比(SNR)条件下,由最小均方误差(MMSE)鉴相和数字二阶闭环组成的幅相键控(APSK)载波相位盲同步方法.给出了载波相位同步环路的参数、采样速率匹配方法及其定点优化实现方案.与盲同步中常见的判决引导算法相比,MMSE鉴相算法无需符号硬判决,对符号误判不敏感,因此具有更大的鉴相范围,降低了相位模糊的重数;运算量虽较大,但可以采用查表法克服这一缺点. 展开更多
关键词 MMSE鉴相器 载波相位同步 同步环路
在线阅读 下载PDF
一种QAM载波相位盲识别算法的研究与实现 被引量:1
4
作者 李和 《电测与仪表》 北大核心 2009年第8期44-46,共3页
载波相位同步是全数字QAM接收机的关键技术之一,本文首先介绍了一种新的基于最大似然估计的载波相位盲识别算法,然后用Matlab语言对该算法进行了仿真研究,最后用Verilog HDL语言实现了载波相位同步模块的FPGA设计。对于包含差分编、译码... 载波相位同步是全数字QAM接收机的关键技术之一,本文首先介绍了一种新的基于最大似然估计的载波相位盲识别算法,然后用Matlab语言对该算法进行了仿真研究,最后用Verilog HDL语言实现了载波相位同步模块的FPGA设计。对于包含差分编、译码的QAM系统,利用该算法不需专门设计同步头即可为正确解调提供稳定可靠的载波相位同步信息,并且该算法省去了FFT变换,只在时域处理,结构简单,方便用FPGA实现。经实际验证,该算法已成功应用在SDH数字微波通信系统的64QAM解调器中。 展开更多
关键词 载波相位同步 盲识别算法 MATLAB VERILOG HDL
在线阅读 下载PDF
一种基于FPGA的DVB-S2信号解调方法与实现 被引量:1
5
作者 王占文 汤新广 韩星 《无线电通信技术》 2021年第3期333-337,共5页
DVB-S2信号接收目前多采用商用芯片接收方案,但其存在使用不够灵活、中间处理结果无法选择输出等问题。针对需要实时获取解调数据、TS/GS码流及同步数据等中间数据的特殊需求,提出一种采用FPGA实现解调、译码及多种数据码流选择输出的... DVB-S2信号接收目前多采用商用芯片接收方案,但其存在使用不够灵活、中间处理结果无法选择输出等问题。针对需要实时获取解调数据、TS/GS码流及同步数据等中间数据的特殊需求,提出一种采用FPGA实现解调、译码及多种数据码流选择输出的处理方法,采用基于SOF+PLSC差分相关以及能量自适应门限方法实现帧头搜索同步,以及采用基于精简星座图的直接判决鉴相算法实现高阶调制信号载波相位同步解调。基于单块FPGA信号处理板完成功能和性能验证,中间解调、译码等处理结果可以选择输出。该方法性能可靠、工作稳定、接口丰富、功能升级方便,可以广泛应用于具有特殊需求的卫星信号侦察接收场合。 展开更多
关键词 DVB-S2 帧头搜索及同步 载波相位同步 FPGA实现
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部