期刊文献+
共找到59篇文章
< 1 2 3 >
每页显示 20 50 100
芯片设计方法学的基础——硬件描述语言Verilog——国家标准GB/T18349-2001《集成电路/计算机硬件描述语言Verilog》介绍 被引量:4
1
作者 蒋敬旗 刘明业 《计算机辅助设计与图形学学报》 EI CSCD 北大核心 2002年第11期1091-1095,共5页
全面且系统地介绍硬件描述语言 Verilog标准的基本内容、组成及其修订要点 ;同时介绍了《硬件描述语言Verilog(第 4版 )》.
关键词 芯片设计方法学 硬件描述语言 国家标准 GB/T18349-2001 集成电路/计算机硬件描述语言Verilog》 VERILOG语言 集成电路 CAD
在线阅读 下载PDF
电子设计自动化中的硬件描述语言 被引量:7
2
作者 冼凯仪 《半导体技术》 CAS CSCD 北大核心 2003年第4期76-78,共3页
通过一个设计例子介绍了VHDL语言的应用,说明了实现电子电路的电子设计自动化(EDA)过程。
关键词 电子设计 硬件描述语言 VHDL 集成电路
在线阅读 下载PDF
硬件描述语言Verilog的建模技术
3
作者 蒋敬旗 胡燕翔 刘明业 《计算机应用》 CSCD 北大核心 2001年第4期1-3,共3页
通过对Verilog语言的层次化建模、门级建模、数据流级建模、行为建模、开关级建模等各个抽象层次的研究 ,全面阐述了Verilog的建模方法。对于理解、使用和制订我国的Verilog语言标准会有所帮助。
关键词 硬件描述语言 建模 VERILOG语言 集成电路 设计
在线阅读 下载PDF
VHDL在数字集成电路设计中的应用 被引量:10
4
作者 韩进 程勇 齐现英 《山东科技大学学报(自然科学版)》 CAS 2003年第4期74-77,共4页
概述了数字集成电路设计的发展趋势;分析了VHDL的特点;结合实例介绍了VHDL在数字集 成电路设计中的应用方法。
关键词 VHDL 数字集成电路 电路设计 硬件描述语言 现场可编程门阵列 FPGA 现场可编程逻辑器件 FPLD
在线阅读 下载PDF
基于Balsa的异步集成电路设计方法 被引量:2
5
作者 孙智权 《科学技术与工程》 2008年第16期4527-4530,共4页
由于异步电路具有高性能、低功耗及模块性等特点,特别是在超高速集成电路中可以解决时钟偏斜的问题,使其成为当今集成电路尤其是CPU设计研究的热点。但异步电路开发难度较大,软件及工具功能受限等因素限制了其迅速发展。文章介绍了由英... 由于异步电路具有高性能、低功耗及模块性等特点,特别是在超高速集成电路中可以解决时钟偏斜的问题,使其成为当今集成电路尤其是CPU设计研究的热点。但异步电路开发难度较大,软件及工具功能受限等因素限制了其迅速发展。文章介绍了由英国曼彻斯特大学开发的异步电路设计语言Balsa及相关开发平台的使用方法和设计流程,并与现有硬件描述语言进行了比较分析,提出了异步电路设计工具的发展方向。 展开更多
关键词 异步集成电路 Balsa 硬件描述语言 综合
在线阅读 下载PDF
RTL集成电路的时序深度
6
作者 高燕 沈理 《同济大学学报(自然科学版)》 EI CAS CSCD 北大核心 2002年第10期1209-1214,共6页
在高层次测试生成中 ,为了更好地利用高层次电路的结构信息 ,以Verilog硬件描述语言描述的电路为研究对象 ,提出寄存器传输级 (RTL)集成电路的静态时序深度和动态时序深度概念 .从静态、动态两方面出发度量语句的执行效果和程序运行的... 在高层次测试生成中 ,为了更好地利用高层次电路的结构信息 ,以Verilog硬件描述语言描述的电路为研究对象 ,提出寄存器传输级 (RTL)集成电路的静态时序深度和动态时序深度概念 .从静态、动态两方面出发度量语句的执行效果和程序运行的时序关系 ,并结合实例分析了二者在高层次测试生成中的应用 .高层次行为信息的提取也将为高层次设计和验证提供方便 . 展开更多
关键词 RTL集成电路 高层次测试 硬件描述语言 时序深度 寄存器传输液 芯片设计
在线阅读 下载PDF
MetaHDL:面向自动推断和参数追踪硬件描述域特定语言
7
作者 孟昕 沈海斌 严晓浪 《浙江大学学报(工学版)》 EI CAS CSCD 北大核心 2010年第6期1079-1085,1097,共8页
针对利用工业标准的硬件描述语言(HDL)进行可配置参数化系统芯片(SoC)设计工作繁琐、代码不易维护的问题.提出域特定语言MetaHDL,用于可配置数字集成电路的可综合功能描述,范围从面向逻辑的底层模块设计到IP集成的SoC设计.MetaHDL利用... 针对利用工业标准的硬件描述语言(HDL)进行可配置参数化系统芯片(SoC)设计工作繁琐、代码不易维护的问题.提出域特定语言MetaHDL,用于可配置数字集成电路的可综合功能描述,范围从面向逻辑的底层模块设计到IP集成的SoC设计.MetaHDL利用自动推断和参数追踪技术,针对电路结构功能描述作了专门的语法优化,提高了语言的描述力和表现力,进而提升了代码的可读性和可维护性,并达到65%以上的代码精简;通过封装寄存器传输级(RTL)设计规则,降低了RTL描述的复杂度,提高了团队工作质量和工作效率;由MetaHDL预处理器和参数追踪机制构成的二级代码配置体系,大大简化了面向重用的可配置参数化模块的设计和IP集成过程.MetaHDL被应用在"统一威胁管理"芯片设计项目中,很好地应对了复杂重用环境下代码配置的设计挑战,提高了项目开发的效率和质量. 展开更多
关键词 域特定语言 硬件描述语言 超大规模集成电路设计 可重用设计
在线阅读 下载PDF
用VHDL语言在CPLD/FPGA上实现浮点运算 被引量:11
8
作者 沈明发 易清明 +1 位作者 黄伟英 周伟贤 《暨南大学学报(自然科学与医学版)》 CAS CSCD 2002年第5期19-24,共6页
 介绍了用VHDL语言在硬件芯片上实现浮点加/减法、浮点乘法运算的方法,并以Altera公司的FLEX10K系列产品为硬件平台,以MaxplusII为软件工具,实现了6点实序列浮点加/减法运算和浮点乘法运算.
关键词 超高速集成电路硬件描述语言 VHDL 浮点运算 复杂可编程逻辑器件 CPLD/FPGA 现场可编程门阵列 数字信号处理
在线阅读 下载PDF
μC/OS-Ⅱ任务管理的硬件实现 被引量:2
9
作者 李岩 崔晓英 +2 位作者 李贤尧 赵宏杰 程平 《计算机应用》 CSCD 北大核心 2010年第5期1386-1389,共4页
针对实时操作系统的开销导致应用程序可执行性降低的问题,提出了基于FPGA的硬件实时操作系统设计方案,实现了μC/OS-Ⅱ任务管理模块的硬件化。采用FPGA片内寄存器实现等待任务列表,并设计了相应的硬件电路访问该表,节省了系统由于频繁... 针对实时操作系统的开销导致应用程序可执行性降低的问题,提出了基于FPGA的硬件实时操作系统设计方案,实现了μC/OS-Ⅱ任务管理模块的硬件化。采用FPGA片内寄存器实现等待任务列表,并设计了相应的硬件电路访问该表,节省了系统由于频繁访存而浪费的时间。通过设计基于片内寄存器的TCB及基于组合电路的任务调度器,充分发挥了多任务潜在的并行性。整个设计采用VHDL,通过ISE8.2软件时序仿真验证。仿真结果表明,利用硬件实现减少了任务运行时间,使其在一些实时性要求较高的场合得到应用成为可能。 展开更多
关键词 硬件实时操作系统 现场可编程门阵列 任务管理 超高速集成电路硬件描述语言 并行性
在线阅读 下载PDF
基于FPGA的跳频控制电路设计 被引量:1
10
作者 杨新华 王鹏 《电子测量技术》 2008年第12期170-172,共3页
跳频同步是跳频通信的关键技术,对跳频的控制直接影响到跳频同步。通过对跳频控制电路的控制要求进行分析,建立跳频状态机模型,运用超高速集成电路硬件描述语言VHDL编程,完成了整个跳频控制电路的逻辑功能,在以Altera公司的cyclone系列E... 跳频同步是跳频通信的关键技术,对跳频的控制直接影响到跳频同步。通过对跳频控制电路的控制要求进行分析,建立跳频状态机模型,运用超高速集成电路硬件描述语言VHDL编程,完成了整个跳频控制电路的逻辑功能,在以Altera公司的cyclone系列EP1C6F256C8为核心的硬件平台及QuartusⅡ综合开发平台上,实现了跳频控制电路,运用Modelsim仿真工具对电路进行了功能仿真,仿真结果验证了所设计的控制电路可以实现对跳频的精确控制,具有一定的实用价值。 展开更多
关键词 跳频同步 状态机 超高速集成电路硬件描述语言
在线阅读 下载PDF
基于FPGA技术的高速数控DDA插补器的设计与研究 被引量:4
11
作者 陆俊 陈安明 《组合机床与自动化加工技术》 北大核心 2010年第10期52-54,60,共4页
文章介绍了采用FPGA技术设计的高速数控DDA硬件插补器。利用VHDL语言和原理图相结合的方法进行编程,实现了基于FPGA技术的高速数控DDA插补器。选用Cyclone系列的EP1C3T144C8芯片设计数字积分法插补器,通过QUARTUSⅡ9.0软件进行编译仿真... 文章介绍了采用FPGA技术设计的高速数控DDA硬件插补器。利用VHDL语言和原理图相结合的方法进行编程,实现了基于FPGA技术的高速数控DDA插补器。选用Cyclone系列的EP1C3T144C8芯片设计数字积分法插补器,通过QUARTUSⅡ9.0软件进行编译仿真。实验数据分析表明在40MHz的时钟频率下,实现0.1μm的插补精度,理论上可达到60m/min的插补进给速度。该插补器可与上位机构成具有粗、精插补功能的运动控制系统,来实现高速、高精度的各种直线和复杂曲线的运动控制。 展开更多
关键词 高速数控 现场可编程逻辑门阵列(FPGA) 超高速集成电路硬件描述语言(VHDL) 数字积分法(DDA) 硬件插补器
在线阅读 下载PDF
基于VHDL语言的出租车计费系统设计 被引量:2
12
作者 席砺莼 董丽梅 +1 位作者 田梦周 闫宏伟 《现代电子技术》 2003年第3期79-81,共3页
利用 VHDL语言设计出租车计费系统 ,使其实现计费以及预置和模拟汽车启动、停止、暂停等功能 ,并设计动态扫描电路显示车费数目 ,突出了其作为硬件描述语言的良好的可读性、可移植性和易理解等优点。此程序通过下载到特定芯片后 ,可应... 利用 VHDL语言设计出租车计费系统 ,使其实现计费以及预置和模拟汽车启动、停止、暂停等功能 ,并设计动态扫描电路显示车费数目 ,突出了其作为硬件描述语言的良好的可读性、可移植性和易理解等优点。此程序通过下载到特定芯片后 ,可应用于实际的出租车计费系统中。 展开更多
关键词 VHDL语言 出租车 计费系统 超高速 集成电路 硬件描述语言 计数器
在线阅读 下载PDF
FPGA,VHDL和BES主触发控制电路 被引量:1
13
作者 过雅南 王菊芳 赵棣新 《核电子学与探测技术》 CAS CSCD 北大核心 1996年第4期252-254,共3页
用高速的FPGA代替ECL集成电路制作了北京谱仪的主触发电路,其设计过程中使用了硬件描述语言VHDL,得到了和原电路同样的性能,但增加了灵活性。
关键词 触发判选 集成电路 硬件描述语言 FPGA
在线阅读 下载PDF
VHDL-1076语言的支撑环境
14
作者 苏明 薛宏熙 《计算机工程与应用》 CSCD 北大核心 1992年第2期28-31,共4页
本文介绍了一个在Sun4/110机器上开发的VHDL-1076语言的支撑环境,它以VHDL硬件描述语言为基础,为数字系统的设计验证等提供了一个良好的支撑环境。目前这一支撑环境还处于不断地完善过程中。
关键词 VHDL-1076 硬件描述语言 集成电路
在线阅读 下载PDF
VHDL数字系统设计实验教学研究 被引量:6
15
作者 廖荣 李蓓 +1 位作者 张振杰 李宇威 《实验室研究与探索》 CAS 北大核心 2017年第12期227-229,289,共4页
VHDL数字系统设计实验课程已建成立体化教学资源,自主开发了EDA实验平台,建成含课堂视频、实验指导视频、电子教案、网上信息发布、师生互动等的课程网站;还精心设计了实验内容,安排了由浅入深的基本模块电路设计、简单综合设计、接近... VHDL数字系统设计实验课程已建成立体化教学资源,自主开发了EDA实验平台,建成含课堂视频、实验指导视频、电子教案、网上信息发布、师生互动等的课程网站;还精心设计了实验内容,安排了由浅入深的基本模块电路设计、简单综合设计、接近工程实际的复杂设计3个层次实验;改革实验教学方法,提供全方位的实验教学指导;加强学生实验过程管理,开发并使用了现场电脑打分系统;完善有效的实验考核方案。结果表明:该一系列措施在实验教学体系建设方面取得了较好成绩,使实践课达到了教学直观和知识系统化的目的,学生普遍反映受益匪浅。 展开更多
关键词 超高速集成电路硬件描述语言 数字系统设计 现场可编程门阵列 实验教学 系统化
在线阅读 下载PDF
基于FPGA的信号与系统实验箱信号源设计 被引量:6
16
作者 吴涛 徐春燕 彭宏 《实验室研究与探索》 CAS 北大核心 2009年第6期44-47,共4页
介绍了自主设计开发的信号与系统实验箱中信号源模块的软硬件设计。整个设计以FPGA为核心,Quaturs Ⅱ为开发平台,采用VHDL语言,利用直接数字频率合成技术实现。可以通过灵活的按键开关进行频率、波形选择,输出实验模块所需信号。经仿真... 介绍了自主设计开发的信号与系统实验箱中信号源模块的软硬件设计。整个设计以FPGA为核心,Quaturs Ⅱ为开发平台,采用VHDL语言,利用直接数字频率合成技术实现。可以通过灵活的按键开关进行频率、波形选择,输出实验模块所需信号。经仿真验证和实际运行结果表明,信号源模块满足设计要求,在实际教学中获得良好效果。 展开更多
关键词 现场可编程门陈列 信号源 直接数字频率合成 信号与系统实验 超高速集成电路硬件描述语言
在线阅读 下载PDF
基于运动控制卡的两轴转台控制系统设计 被引量:7
17
作者 关林君 裴海龙 贺跃帮 《计算机工程与设计》 CSCD 北大核心 2011年第3期863-866,共4页
为了安全快捷地获取数控系统及航空模型等研究领域不便测取的相关参数,提出了搭建一套仿真测试平台的方案。借助mesa运动控制卡,用VHDL(超高速集成电路硬件描述语言)进行底层控制软模块设计,同时调用Linux操作系统环境下Matlab中设计的... 为了安全快捷地获取数控系统及航空模型等研究领域不便测取的相关参数,提出了搭建一套仿真测试平台的方案。借助mesa运动控制卡,用VHDL(超高速集成电路硬件描述语言)进行底层控制软模块设计,同时调用Linux操作系统环境下Matlab中设计的闭环控制器,实现对两轴转台的精确控制。测试实验结果表明,该全数字脉冲转台控制系统可以精确稳定运行,适用于多种系统精准参数的测量以及小型系统的稳定性、可靠性等性能仿真测试。 展开更多
关键词 运动控制卡 超高速集成电路硬件描述语言 两轴转台 数字脉冲控制 仿真测试
在线阅读 下载PDF
采用FPGA技术实现DDA插补算法的研究 被引量:11
18
作者 闫华 左健民 汪木兰 《现代制造工程》 CSCD 2007年第9期51-53,68,共4页
在Xilinx ISE开发平台上,运用硬件描述语言VHDL设计了DDA直线插补程序与DDA圆弧插补程序,并使用ModelSIM6.1进行功能仿真,选用Xilinx公司Spartan-3E系列的器件进行下载配置,硬化实现了DDA插补算法。
关键词 数控 插补算法 现场可编程逻辑门阵列 超高速集成电路硬件描述语言
在线阅读 下载PDF
循环冗余校验分布式算法的理论推导及FPGA实现 被引量:3
19
作者 毕占坤 黄芝平 +1 位作者 张羿猛 王跃科 《兵工学报》 EI CAS CSCD 北大核心 2006年第6期1122-1125,共4页
循环冗余校验(CRC)算法广泛应用于测控及通信领域以提高数据传输的可靠性。传统的按位计算CRC校验值的方法不能满足高速信号处理的要求。利用FPGA查找表结构以及并行分布式运算的特点,在很大程度上可以突破处理速度上的瓶颈。本文对CRC... 循环冗余校验(CRC)算法广泛应用于测控及通信领域以提高数据传输的可靠性。传统的按位计算CRC校验值的方法不能满足高速信号处理的要求。利用FPGA查找表结构以及并行分布式运算的特点,在很大程度上可以突破处理速度上的瓶颈。本文对CRC分布式算法进行了公式推导,该方法可以衍生出针对任何阶次生成多项式以及任意处理位宽的CRC分布式算法。该算法在实际应用中获得了很高的处理速度和很好的稳定性。 展开更多
关键词 仪器仪表技术 循环冗余校验 分布式算法 查找表 超高速集成电路硬件描述语言
在线阅读 下载PDF
VHDL在现代电子设计技术EDA中的应用 被引量:9
20
作者 亓淑敏 关可 《现代电子技术》 2005年第15期108-109,112,共3页
通过对双时间选择控制器的功能分析、模块分解设计、波形仿真、逻辑综合、器件烧写的完整设计过程的描述,介绍了使用美国Altera公司的EDA设计软件Max+ Plus 设计数字系统的方法和过程,并给出了双时间选择控制器的设计程序、部分仿真波... 通过对双时间选择控制器的功能分析、模块分解设计、波形仿真、逻辑综合、器件烧写的完整设计过程的描述,介绍了使用美国Altera公司的EDA设计软件Max+ Plus 设计数字系统的方法和过程,并给出了双时间选择控制器的设计程序、部分仿真波形和器件图,说明了利用V HDL 语言进行电子设计的过程和优点,并且说明了用硬件描述语言V HDL设计数字系统、逻辑综合和仿真的电子设计自动化技术是现代电子设计的重要手段和发展方向。 展开更多
关键词 超高速集成电路硬件描述语言 电子设计自动化 现代电子设计 仿真
在线阅读 下载PDF
上一页 1 2 3 下一页 到第
使用帮助 返回顶部