期刊文献+
共找到45篇文章
< 1 2 3 >
每页显示 20 50 100
HEVC帧内预测Planar和DC模式的VLSI架构设计与实现 被引量:3
1
作者 周巍 黄晓东 +2 位作者 朱洪翔 郭龙 张仁鹏 《计算机工程与应用》 CSCD 北大核心 2015年第8期160-164,共5页
在研究新一代高性能视频编码标准(HEVC)帧内预测中planar和DC模式预测算法的基础上,分别设计了高效VLSI架构,通过状态机的自适应控制和模块的复用来实现速度的提高和面积的减少。针对planar模式,设计了一种基于状态机自适应控制的寄存... 在研究新一代高性能视频编码标准(HEVC)帧内预测中planar和DC模式预测算法的基础上,分别设计了高效VLSI架构,通过状态机的自适应控制和模块的复用来实现速度的提高和面积的减少。针对planar模式,设计了一种基于状态机自适应控制的寄存器累加架构;针对DC模式,设计了一种基于算法的分割处理架构。实验结果表明,所设计的架构在TSMC180 nm的工艺下最高频率为350 MHz,面积合计为68.1 kgate,能够实现对4∶2∶0格式7 680×4 320@30 f/s视频序列的实时编码,最高工作频率可以达到23.4 MHz。 展开更多
关键词 高性能视频编码标准(HEVC) 帧内预测 planar模式 DC模式 超大规模集成电路(vlsi)架构设计
在线阅读 下载PDF
VLSI电路可测性设计技术及其应用综述 被引量:26
2
作者 成立 王振宇 +1 位作者 高平 祝俊 《半导体技术》 CAS CSCD 北大核心 2004年第5期20-24,34,共6页
综述了超大规模集成电路的几种主要的可测试性设计技术,如扫描路径法、内建自测试法和边界扫描法等,并分析比较了这几种设计技术各自的特点及其应用方法和策略。
关键词 vlsi 可测性设计 内建自测试 自动测试设备 超大规模集成电路 扫描路径法
在线阅读 下载PDF
一种在VLSI电路物理设计中减小串扰的优化算法 被引量:2
3
作者 张徐亮 赵梅 +3 位作者 范明钰 李春辉 虞厥邦 黄劲 《计算机辅助设计与图形学学报》 EI CSCD 北大核心 2001年第4期289-293,共5页
通过研究调整线段和线间距对串扰的影响 ,提出了一种在布线时通过采取作线段摄动和压缩线间距的措施来减小串扰的优化算法 .计算机仿真结果表明 ,该算法能有效地减少芯片中的串扰 .此外 。
关键词 超大规模集成电路 物理设计 串扰最小化 优化算法 vlsi 计算机仿真
在线阅读 下载PDF
基于遗传算法的VLSI电路划分方法 被引量:2
4
作者 王小港 吴福炜 +2 位作者 李铁 姚林声 甘骏人 《计算机工程》 CAS CSCD 北大核心 2002年第2期13-14,254,共3页
电路划分是降低超大规模集成电路设计复杂性的有效方法。提出了一种基于遗传算法的电路划分算法,该算法不仅适用于电路的二划分和划分问题,而且可以满足划分对子集的大小和面积等多约束的要求。
关键词 遗传算法 vlsi 超大规模集成电路 电路划分算法
在线阅读 下载PDF
VLSI芯片的可测试性、可调试性、可制造性和可维护性设计 被引量:6
5
作者 沈理 《计算机工程与科学》 CSCD 2003年第1期92-97,共6页
CMOS器件进入深亚微米阶段,VLSI集成电路(IC)继续向高集成度、高速度、低功耗发展,使得IC在制造、设计、封装、测试上都面临新的挑战。测试已从IC设计流程的后端移至前端,VLSI芯片可测试性设计已成为IC设计中必不可少的一部分。本文介... CMOS器件进入深亚微米阶段,VLSI集成电路(IC)继续向高集成度、高速度、低功耗发展,使得IC在制造、设计、封装、测试上都面临新的挑战。测试已从IC设计流程的后端移至前端,VLSI芯片可测试性设计已成为IC设计中必不可少的一部分。本文介绍近几年来VLSI芯片可测试性设计的趋势,提出广义可测试性设计(TDMS技术)概念,即可测试性、可调试性、可制造性和可维护性设计,并对可调试性设计方法学和广义可测试性设计的系统化方法作了简单介绍。 展开更多
关键词 vlsi芯片 可测试性 可调试性 可制造性 可维护性 设计 超大规模集成电路
在线阅读 下载PDF
用于亚微米模拟VLSI中的实用串级电流镜电路 被引量:2
6
作者 成立 《半导体技术》 CAS CSCD 北大核心 1998年第6期31-34,40,共5页
对亚微米模拟VLSI中使用的电流镜电路进行了改进。借助于PSpice4.03软件设计了几个实用的电流镜电路。
关键词 亚微米 电流镜 超大规模 集成电路 vlsi
在线阅读 下载PDF
VLSI电路短路和开路故障模型研究进展 被引量:2
7
作者 陈火军 江建慧 《计算机工程与科学》 CSCD 2005年第4期49-53,共5页
本文概述了近十年来VLSI电路的短路和开路缺陷及其故障建模的研究进展。本文将VLSI电路短路缺陷分为逻辑门内部的短路和逻辑门之间的互连短路两大类,重点介绍了栅氧短路和桥接故障模型。相应地,文中将 VLSI电路的开路缺陷分为逻辑门内... 本文概述了近十年来VLSI电路的短路和开路缺陷及其故障建模的研究进展。本文将VLSI电路短路缺陷分为逻辑门内部的短路和逻辑门之间的互连短路两大类,重点介绍了栅氧短路和桥接故障模型。相应地,文中将 VLSI电路的开路缺陷分为逻辑门内部的开路和逻辑门之间的互连开路两大类,重点介绍了逻辑门内部的网络断开、浮栅和互连开路的故障模型。文中还讨论了故障模型与测试的关系。分析结果表明,目前已有的短路和开路故障模型还不够完善,特别需要研究故障机制对电路中其它节点动态行为的依赖性和对噪声的敏感性。 展开更多
关键词 超大规模集成电路 vlsi 浮栅 短路故障 开路故障 电路版图 故障模型
在线阅读 下载PDF
低I/O带宽高性能运动估计VLSI结构的设计 被引量:1
8
作者 陈希 卢结成 徐雷 《计算机工程与应用》 CSCD 北大核心 2009年第29期75-77,81,共4页
在视频编码的运动估计运算中,全搜索结构最为主流,然而相应传统的全搜索1-D、2-D脉动结构或树形结构在计算的过程中,往往会出现I/O带宽大或计算效率低等问题。针对这些问题,提出一种新的数据流和相应的两维脉动阵列结构,利用相邻当前块... 在视频编码的运动估计运算中,全搜索结构最为主流,然而相应传统的全搜索1-D、2-D脉动结构或树形结构在计算的过程中,往往会出现I/O带宽大或计算效率低等问题。针对这些问题,提出一种新的数据流和相应的两维脉动阵列结构,利用相邻当前块搜索域的数据重合,在保证高性能的同时最大程度地减小I/O带宽。结果表明,提出的结构可以在256周期内完成一个宏块41个运动矢量计算,并且只有3个数据输入。 展开更多
关键词 视频编码 运动估计 超大规模集成电路(vlsi) 绝对差和(SAD)重用
在线阅读 下载PDF
实时信号处理用VLSI的容错设计
9
作者 廖国宁 童勤义 《通信学报》 EI CSCD 北大核心 1989年第3期7-15,共9页
随着微电子技术的发展,集成电路的芯片面积、集成度愈来愈大。芯片面积及集成度的增大带来了两个问题:一是成品率问题,二是可靠性问题。本文阐述了容错设计在实时信号处理用VLSI中的必要性、意义和研究内容;讨论了二维脉动阵列的容错并... 随着微电子技术的发展,集成电路的芯片面积、集成度愈来愈大。芯片面积及集成度的增大带来了两个问题:一是成品率问题,二是可靠性问题。本文阐述了容错设计在实时信号处理用VLSI中的必要性、意义和研究内容;讨论了二维脉动阵列的容错并给出了算法;讨论了VLSI单元的完全自检查问题,并给出了实现电路;给出了VLSI的成品率与可靠性分析模型;最后分析了模拟结果并给出了结论。 展开更多
关键词 超大规模 集成电路 vlsi 容错设计
在线阅读 下载PDF
异步VLSI电路的低功耗技术研究
10
作者 张远奇 王静 《计算机工程与应用》 CSCD 北大核心 2001年第5期11-13,46,共4页
异步VLSI设计避免了时钟漂移问题且显示出了良好的电磁兼容和低功耗的特性。文章从几个方面分析了异步VLSI电路的低功耗属性,并对其实现方法进行了探讨。
关键词 异步电路 vlsi 低功耗 超大规模集成电路 电磁兼容
在线阅读 下载PDF
遗传算法在VLSI计算机辅助设计中的应用
11
作者 李玉鲲 李明涛 +1 位作者 李玉鹏 胡昆仑 《半导体技术》 CAS CSCD 北大核心 2002年第12期37-40,共4页
介绍了遗传算法的基本原理,讨论了遗传算法在VLSI-CAD中的应用,给出了算法性能评价准则,最后对VLSI-CAD的设计作了展望。
关键词 遗传算法 vlsi 计算机辅助设计 应用 超大规模集成电路 性能评价准则
在线阅读 下载PDF
在VLSI制造中基于辅助图形的灰度光刻形成三维结构
12
作者 王雷 张雪 王辉 《半导体技术》 CAS 北大核心 2024年第9期832-837,共6页
半导体器件从单一的二维尺度微缩转向更复杂的三维物理结构,而其传统的制造方法与以硅基逻辑或存储器为主的超大规模集成电路(VLSI)制造工艺的兼容性越来越差。灰度光刻是一种实现三维结构的可行技术方案,但因物理尺寸受限和大规模制造... 半导体器件从单一的二维尺度微缩转向更复杂的三维物理结构,而其传统的制造方法与以硅基逻辑或存储器为主的超大规模集成电路(VLSI)制造工艺的兼容性越来越差。灰度光刻是一种实现三维结构的可行技术方案,但因物理尺寸受限和大规模制造成本过高,无法被直接应用于超大规模集成电路制造。提出了一种基于辅助图形的灰度光刻技术,通过辅助图形而非传统灰度光刻调整光源或透过介质的方法来调整光强分布,并结合光刻胶筛选方法,实现了仅通过调整单一光刻工艺模块,就使现有超大规模集成电路制造工艺生产线可低成本地兼容三维结构器件制造。制作了三维结构的微电子机械系统(MEMS)运动传感器,从而验证了所提出工艺的可行性。 展开更多
关键词 超越摩尔定律 超大规模集成电路(vlsi)制造 灰度光刻 辅助图形 微电子机械系统(MEMS) 分立器件
在线阅读 下载PDF
三维VLSI互连寄生电容提取的研究进展 被引量:12
13
作者 喻文健 王泽毅 《计算机辅助设计与图形学学报》 EI CSCD 北大核心 2003年第1期21-28,共8页
随着VLSI电路集成密度急剧增长及特征尺寸不断缩小 ,互连寄生参数提取已成为集成电路辅助设计中的一个研究热点 .目前 ,三维互连寄生电容提取的研究得到广泛关注 ,并取得了很大进展 .针对这一热点 ,结合作者的研究工作 ,对三维电容提取... 随着VLSI电路集成密度急剧增长及特征尺寸不断缩小 ,互连寄生参数提取已成为集成电路辅助设计中的一个研究热点 .目前 ,三维互连寄生电容提取的研究得到广泛关注 ,并取得了很大进展 .针对这一热点 ,结合作者的研究工作 ,对三维电容提取方法进行综述 ,详细阐述国内外的相关研究进展情况 .重点介绍间接、直接边界元方法 ,以及维度缩减技术和区域分解法等半解析方法 . 展开更多
关键词 vlsi 互连寄生参数 数值算法 半导体工艺 电子设计自动化 三维互连寄生电容提取 超大规模集成电路
在线阅读 下载PDF
基于IDDQ测试的VLSI门内电阻式桥接故障仿真 被引量:2
14
作者 许爱强 唐小峰 +1 位作者 牛双诚 杨智勇 《北京工业大学学报》 CAS CSCD 北大核心 2016年第1期128-133,共6页
为真实模拟集成电路中的桥接故障并评价测试集质量,提出一种基于静态电源电流(IDDQ)测试的逻辑电路门内电阻式桥接故障仿真算法.首先,针对该故障类型,提出一种覆盖率评价标准;其次,利用电路级故障注入与仿真方法构造基本逻辑门单元的故... 为真实模拟集成电路中的桥接故障并评价测试集质量,提出一种基于静态电源电流(IDDQ)测试的逻辑电路门内电阻式桥接故障仿真算法.首先,针对该故障类型,提出一种覆盖率评价标准;其次,利用电路级故障注入与仿真方法构造基本逻辑门单元的故障字典;最后,通过在逻辑电路功能仿真中查询故障信息实现门级的故障仿真.仿真实验表明:相比于传统方法,所提方法能更好地反映测试集对真实桥接故障的覆盖效果,并具备良好的仿真效能. 展开更多
关键词 超大规模集成电路(vlsi)测试 电阻式桥接故障 静态电源电流(IDDQ)测试 故障仿真 故障覆盖率
在线阅读 下载PDF
千兆以太网与超高速VLSI技术 被引量:3
15
作者 赵文虎 王志功 《计算机工程与应用》 CSCD 北大核心 2002年第6期177-178,192,共3页
文章对千兆以太网传输系统及其采用的新技术进行分析。讨论传输系统中关键电路的工作原理和实现技术,并基于世界研究的最新动态对千兆以太网的发展进行了展望。
关键词 千兆以太网 载波扩展 超大规模集成电路 系统芯片 vlsi
在线阅读 下载PDF
VLSI金属互连电迁移1/f^γ噪声特性研究 被引量:1
16
作者 薛丽君 杜磊 +1 位作者 庄奕琪 徐卓 《西安电子科技大学学报》 EI CAS CSCD 北大核心 2003年第1期70-74,共5页
通过对超大规模集成电路金属互连进行电迁移加速寿命实验和不同电迁移损伤程度的金属薄膜电阻及1/fγ噪声的测量和分析,得到了1/fγ噪声3Hz点功率谱密度和频率指数γ均随电迁移损伤程度加剧而变大的实验规律.分析表明,在同样的电迁移损... 通过对超大规模集成电路金属互连进行电迁移加速寿命实验和不同电迁移损伤程度的金属薄膜电阻及1/fγ噪声的测量和分析,得到了1/fγ噪声3Hz点功率谱密度和频率指数γ均随电迁移损伤程度加剧而变大的实验规律.分析表明,在同样的电迁移损伤程度条件下,1/fγ噪声点功率谱密度的相对变化量是电阻相对变化量的大约2000倍.此外,得到了1/fγ噪声频率指数随电迁移过程逐渐变大的实验规律.因此,1/fγ噪声功率谱密度和频率指数有可能作为比现在应用的电阻相对变化量更为灵敏的金属互连电迁移表征参量. 展开更多
关键词 vlsi 超大规模集成电路 金属互连 电迁移 1/f噪声
在线阅读 下载PDF
一种高速低功耗32位RISC微处理器的设计 被引量:1
17
作者 吉隆伟 李侠 +2 位作者 沈泊 李文宏 章倩苓 《系统工程与电子技术》 EI CSCD 北大核心 2003年第3期273-276,共4页
采用VLSI的实现方法设计了一种高速低功耗32位RISC微处理器(FDU32)。该处理器指令和接口均与ARM7TDMI兼容,通过采用新的流水线结构、冲突控制策略及低功耗的数据通路,使其在0.35靘 CMOS工艺条件下与传统ARM7TDMI相比,CPI减小11%,主频提... 采用VLSI的实现方法设计了一种高速低功耗32位RISC微处理器(FDU32)。该处理器指令和接口均与ARM7TDMI兼容,通过采用新的流水线结构、冲突控制策略及低功耗的数据通路,使其在0.35靘 CMOS工艺条件下与传统ARM7TDMI相比,CPI减小11%,主频提高67%,MIPS提高87%,数据通路功耗降低46%,仅芯片规模略有增加。此外,设计中还采取了多项措施以保证芯片工作的稳定性和鲁棒性。该处理器功能已通过FPGA验证。 展开更多
关键词 精简指令集 微处理器 片上系统 低功耗 超大规模集成电路 vlsi FDU32
在线阅读 下载PDF
VLSI布局结构表示研究进展 被引量:1
18
作者 徐宁 洪先龙 董社勤 《计算机辅助设计与图形学学报》 EI CSCD 北大核心 2005年第4期663-670,共8页
超大规模集成电路技术的迅猛发展迫切需要高性能CAD工具——电子设计自动化软件工具的支持布局是布图设计中一个极为重要的环节目前,在深亚微米、超深亚微米工艺下的超大规模、甚大规模集成电路设计中,布局结果的好坏直接影响整个布图设... 超大规模集成电路技术的迅猛发展迫切需要高性能CAD工具——电子设计自动化软件工具的支持布局是布图设计中一个极为重要的环节目前,在深亚微米、超深亚微米工艺下的超大规模、甚大规模集成电路设计中,布局结果的好坏直接影响整个布图设计,因此如何高效地表示布局结构。 展开更多
关键词 vlsi 布局 结构表示 模拟退火 超大规模集成电路
在线阅读 下载PDF
VLSI并行测试生成系统的一种动态层次框架 被引量:2
19
作者 刘蓬侠 曾芷德 李思昆 《计算机工程与科学》 CSCD 2001年第2期79-83,共5页
随着 VLSI技术的发展和计算机性能的提高 ,并行测试生成系统不仅必需而且可行。本文在总结已有并行技术的基础上 ,提出了并行测试生成系统的一种动态层次框架 。
关键词 vlsi 并行测试生成系统 超大规模集成电路 并行计算机
在线阅读 下载PDF
VLSI平面布图规划中模拟退火算法的加速策略
20
作者 周晓方 王琳凯 +1 位作者 陈珊珊 赵长虹 《计算机工程与应用》 CSCD 北大核心 2009年第33期64-66,69,共4页
布局是现代VLSI物理设计中十分关键的步骤,而模拟退火等智能算法在针对宏模块布局的平面布图规划问题中得到广泛应用。针对应用于VLSI平面布图规划的模拟退火算法进行了研究和分析,并针对布图本身特性在退火算法中采用了一种导向性的邻... 布局是现代VLSI物理设计中十分关键的步骤,而模拟退火等智能算法在针对宏模块布局的平面布图规划问题中得到广泛应用。针对应用于VLSI平面布图规划的模拟退火算法进行了研究和分析,并针对布图本身特性在退火算法中采用了一种导向性的邻域构造策略来加速算法的收敛,有效地提高了平面布图规划中模拟退火算法的搜索效率。 展开更多
关键词 超大规模集成电路(vlsi) 布图规划 模拟退火 加速
在线阅读 下载PDF
上一页 1 2 3 下一页 到第
使用帮助 返回顶部