-
题名应用于高速数据采集系统的超低抖动时钟电路
被引量:8
- 1
-
-
作者
李海涛
李斌康
阮林波
田耕
张雁霞
-
机构
西北核技术研究所
强脉冲辐射环境模拟与效应国家重点实验室
-
出处
《数据采集与处理》
CSCD
北大核心
2020年第6期1192-1199,共8页
-
基金
国家自然科学基金(11605141)资助项目
强脉冲辐射环境模拟与效应国家重点实验室(西北核技术研究院)专项经费(SKLIPR1501Z、SKLIPR1502Z)资助项目。
-
文摘
分析了高速数据采集系统对采样时钟抖动的要求,给出了时钟相位噪声和时钟抖动的转换关系;采用HITTITE的HMC1035LP6GE频率综合芯片作为主芯片,设计了时钟生成电路,2500 MHz输出时钟抖动测量值90 fs(整数工作模式,输入频率100 MHz,鉴相频率100 MHz,环路滤波带宽127 kHz,积分区间[10 kHz,10 MHz])。对比时钟生成电路在各种工作模式下的性能,给出了对应的设计指南。
-
关键词
高速数据采集
超低时钟抖动
相位噪声
时钟生成
模拟输入带宽
-
Keywords
high speed data acquisition
ultra low clock jitter
phase noise
clock generation
analog input bandwidth
-
分类号
TN79
[电子电信—电路与系统]
-