-
题名基于时序优先的电路容错混合加固方案
被引量:4
- 1
-
-
作者
黄正峰
陈凡
蒋翠云
梁华国
-
机构
合肥工业大学电子科学与应用物理学院
合肥工业大学计算机与信息学院
合肥工业大学数学学院
-
出处
《电子与信息学报》
EI
CSCD
北大核心
2014年第1期234-240,共7页
-
基金
国家自然科学基金(61274036
61106038
+2 种基金
61106020
61371025)
博士点基金(20110111120012)资助课题
-
文摘
为了有效降低容忍软错误设计的硬件和时序开销,该文提出一种时序优先的电路容错混合加固方案。该方案使用两阶段加固策略,综合运用触发器替换和复制门法。第1阶段,基于时序优先的原则,在电路时序松弛的路径上使用高可靠性时空冗余触发器来加固电路;第2阶段,在时序紧张的路径使用复制门法进行加固。和传统方案相比,该方案既有效屏蔽单粒子瞬态(SET)和单粒子翻转(SEU),又减少了面积开销。ISCAS’89电路在45 nm工艺下的实验表明,平均面积开销为36.84%,电路平均软错误率降低99%以上。
-
关键词
微电子
软错误
时序裕度
触发器替换
复制门法
-
Keywords
Micro-electron
Soft error
Timing slack
Flip-flop replacement
Duplicated gate method
-
分类号
TN402
[电子电信—微电子学与固体电子学]
-