期刊文献+
共找到48篇文章
< 1 2 3 >
每页显示 20 50 100
基于高速DSP的视频编码器的设计与实现 被引量:5
1
作者 葛宝珊 李波 +1 位作者 姚春连 刘德良 《计算机工程与设计》 CSCD 2003年第1期36-38,共3页
视频编码器是数字化网络视频监控系统中的核心,其实现方法多种多样。介绍了用TI公司的TMS320C6000系列高速DSP实现的既灵活又抗恶劣环境的嵌入式视频编码器,指出了在设计过程中遇到的关键问题及解决方法。
关键词 DSP 视频编码器 设计 高速数字电路 嵌入式系统 优化 图像采集 图像处理
在线阅读 下载PDF
基于通用DSP的多模式视频编码器 被引量:3
2
作者 李波 葛宝珊 +1 位作者 李炜 姚春莲 《计算机学报》 EI CSCD 北大核心 2004年第12期1648-1656,共9页
采用通用高速DSP设计了一种先进而又适用面广的视频编码器 ,该编码器不仅可适应不同信道、可压缩多种不同大小的灰度 /彩色图像、环境适应能力强 ,而且灵活性高、可扩展性好 ,易于形成性能不同、压缩算法不同的系列化产品 .为了提高编... 采用通用高速DSP设计了一种先进而又适用面广的视频编码器 ,该编码器不仅可适应不同信道、可压缩多种不同大小的灰度 /彩色图像、环境适应能力强 ,而且灵活性高、可扩展性好 ,易于形成性能不同、压缩算法不同的系列化产品 .为了提高编码器整体性能 ,由FPGA完成压缩的一些预处理工作 .针对TMS32 0C6 0 0 0DSP的VLIW体系结构和存储资源限制以及MPEG压缩算法要求 ,从软件结构、数据传输和源代码多方面进行了优化 .给出了一套解决高速DSP与SDRAM互联时信号完整性和时序匹配问题的方法 . 展开更多
关键词 DSP 高速数字电路 信号完整性 MPEG 视频编码器
在线阅读 下载PDF
基于C64x DSP的MPEG-4视频编码器算法设计及优化 被引量:3
3
作者 费伟 朱向军 +1 位作者 裘赛海 朱善安 《信号处理》 CSCD 北大核心 2007年第2期256-261,共6页
本文介绍了在TI C64x DSP平台上实现MPEG-4 Simple Profile视频编码器的算法设计与优化方法。算法上,重点对运动估计进行了改进及优化,在图像质量(PSNR)损失较小的情况下,大大降低了计算复杂度。根据C64x DSP的特性,对整个编码器的程序... 本文介绍了在TI C64x DSP平台上实现MPEG-4 Simple Profile视频编码器的算法设计与优化方法。算法上,重点对运动估计进行了改进及优化,在图像质量(PSNR)损失较小的情况下,大大降低了计算复杂度。根据C64x DSP的特性,对整个编码器的程序结构和主要计算模块进行结构级的优化,主要包括增强存储器访问效率及提高代码并行性。实验结果表明,对CIF大小的视频序列,该编码器具有100fps以上的编码速度,可以在C64x DSP上实现多路视频编码。 展开更多
关键词 MPEG-4 视频编码器 运动估计 C64x 数字信号处理
在线阅读 下载PDF
基于DSP的低码率实时视频编码器设计与实现 被引量:2
4
作者 刘少华 熊志辉 +1 位作者 包卫东 张茂军 《电子与信息学报》 EI CSCD 北大核心 2008年第4期945-948,共4页
该文以TI公司TMS320DM642 DSP为核心处理器设计实现了一个符合MPEG标准的低码率实时视频编码器。主要特色是:提出并实现了中心三步搜索和菱形搜索相结合的方法进行快速运动搜索:提出并实现了一种新的全零块预先判别方法;针对DSP系统结... 该文以TI公司TMS320DM642 DSP为核心处理器设计实现了一个符合MPEG标准的低码率实时视频编码器。主要特色是:提出并实现了中心三步搜索和菱形搜索相结合的方法进行快速运动搜索:提出并实现了一种新的全零块预先判别方法;针对DSP系统结构以及指令特点对编码过程中的运算密集部分进行专门优化。实验表明.该文提出的快速运动搜索算法性能优于中心三步搜索算法。全零块预先判别机制在保证图像质量的同时能有效减小运算量并降低码率。 展开更多
关键词 视频编码器 数字信号处理 运动估计 全零块判别
在线阅读 下载PDF
HDTV视频编码器的动态图像组结构和码率分配策略 被引量:2
5
作者 杨小康 冯亚林 +1 位作者 张文军 余松煜 《上海交通大学学报》 EI CAS CSCD 北大核心 1999年第9期1064-1067,共4页
基于子图划分的高清晰度电视(HDTV)视频编码器,先将1 920×1 152 的HDTV画面划分成6 个1 920×192 的水平条状子画面,由6 个子编码器并行编码,最后将6 路码流合成为HDTV码流.文中以场景切... 基于子图划分的高清晰度电视(HDTV)视频编码器,先将1 920×1 152 的HDTV画面划分成6 个1 920×192 的水平条状子画面,由6 个子编码器并行编码,最后将6 路码流合成为HDTV码流.文中以场景切换检测为依据,进行动态图像组(GOP)结构调整,以I帧场景复杂度为依据进行码率分配.实验表明,该策略能很好地保证子图重建质量和HDTV各子图之间主观重建质量的一致性,清除可能出现的子图划分效应. 展开更多
关键词 高清晰度电视 视频编码器 动态图像组结构
在线阅读 下载PDF
多标准视频编码器的性能评价研究 被引量:5
6
作者 刘文 谢维波 《计算机应用研究》 CSCD 北大核心 2017年第2期607-615,共9页
针对目前视频编码标准和视频编码器较多、缺乏统一评价标准和客观评价结果的问题,提出了使用视频质量、编码速度、码率节省百分比、内存占用等指标相结合的评价体系,同时给出了评测平台的搭建方法。采用多个不同的公开视频序列为测试源... 针对目前视频编码标准和视频编码器较多、缺乏统一评价标准和客观评价结果的问题,提出了使用视频质量、编码速度、码率节省百分比、内存占用等指标相结合的评价体系,同时给出了评测平台的搭建方法。采用多个不同的公开视频序列为测试源,选取常见的H.264/MPEG-AVC、H.265/MPEG-HEVC、VP8、VP9标准和基于小波的Hitav对应的编码器搭建评测平台对各编码器进行性能评价实验。实验表明,H.265和VP9在视频质量、码流节省方面表现优异,但复杂度过高;H.264复杂度低且在低分辨率和简单视频场景表现优异;Hitav对高分辨高复杂度视频序列处理较好。结果表明提出的评价体系和测试平台搭建方法可以很好地用于视频编码器的性能评价。 展开更多
关键词 性能评价 评价体系 评测平台 视频编码器
在线阅读 下载PDF
HDTV 视频编码器的场景切换 被引量:1
7
作者 梁昌钛 薛震民 +1 位作者 李朝阳 余松煜 《上海交通大学学报》 EI CAS CSCD 北大核心 1998年第9期24-26,共3页
当图象序列的帧与帧之间发生场景切换时,会影响视频编码器的编码质量.为提高高清晰度电视(HDTV)的视频编码器的编码质量,针对其采用的国际标准MPEG-2中GOP的结构,提出按场景切换对齐的一种新的GOP格式.软件模拟... 当图象序列的帧与帧之间发生场景切换时,会影响视频编码器的编码质量.为提高高清晰度电视(HDTV)的视频编码器的编码质量,针对其采用的国际标准MPEG-2中GOP的结构,提出按场景切换对齐的一种新的GOP格式.软件模拟结果显示,MSE值明显缩小,SNR提高了3dB,效果较好. 展开更多
关键词 高清晰度电视 场景切换 MPEG-2 视频编码器 HDTV
在线阅读 下载PDF
基于水平条状分割的HDTV视频编码器的设计与实现 被引量:1
8
作者 熊红凯 余松煜 叶玮 《上海交通大学学报》 EI CAS CSCD 北大核心 2002年第12期1736-1740,共5页
阐述了实现 MPEG- 2 MP@HL压缩标准的 HDTV视频编码器的一种基于水平条状分割的系统实施方案 ,讨论了其子图处理单元包括子图划分、压缩子码流合成模块和子图压缩码率分配策略的实现流程 ,对子图划分模块从原理设计到具体实现都进行了分... 阐述了实现 MPEG- 2 MP@HL压缩标准的 HDTV视频编码器的一种基于水平条状分割的系统实施方案 ,讨论了其子图处理单元包括子图划分、压缩子码流合成模块和子图压缩码率分配策略的实现流程 ,对子图划分模块从原理设计到具体实现都进行了分析 ,并在码率控制 Test Mod-el 5 ( TM5 )算法的基础上对关键的子图码率分配策略进行了设计 .实验数据表明 ,在保证图像一致性的前提下减少了边界效应 . 展开更多
关键词 HDTV 设计 视频编码器 条状分割 码率分配 活动性分析 数字电视 视频压缩
在线阅读 下载PDF
HDTV视频编码器的并行处理结构 被引量:1
9
作者 杨小康 张文军 余松煜 《上海交通大学学报》 EI CAS CSCD 北大核心 1999年第9期1068-1070,1074,共4页
介绍了基于单指令多数据(SIMD)阵列处理机系统的1 920×1 152 格式高清晰度电视(HDTV)视频编码器的实现方法:先将1 920×1 152 的HDTV画面划分成6 个1 920×192 的水平条状子画... 介绍了基于单指令多数据(SIMD)阵列处理机系统的1 920×1 152 格式高清晰度电视(HDTV)视频编码器的实现方法:先将1 920×1 152 的HDTV画面划分成6 个1 920×192 的水平条状子画面,由6 个子编码器并行编码,最后将6路码流合成为HDTV码流.为较彻底地解决边界效应问题,给出了子图像重建质量的均衡策略:(1) 过界运动估计/运动补偿策略;(2) 码率分配策略. 展开更多
关键词 高清晰度电视 视频编码器 并行处理 码率分配
在线阅读 下载PDF
视频编码器片上系统集成中软硬件协同设计方法的研究 被引量:1
10
作者 来金梅 章勇 姚庆栋 《计算机辅助设计与图形学学报》 CSCD 北大核心 2000年第6期468-472,共5页
以视频编码器片上系统的设计为实验对象 ,提出了一种具有较高层次的软硬件协同设计方法 .运用该方法着重对视频编码器芯片上 RISC核进行设计 ,并采用 0 .35μm CMOS工艺在 EDA工具上实现 .综合结果表明 ,在系统层次上展开系统芯片的软... 以视频编码器片上系统的设计为实验对象 ,提出了一种具有较高层次的软硬件协同设计方法 .运用该方法着重对视频编码器芯片上 RISC核进行设计 ,并采用 0 .35μm CMOS工艺在 EDA工具上实现 .综合结果表明 ,在系统层次上展开系统芯片的软硬件协同设计 ,具有具体结构对算法的适应性好、设计周期短。 展开更多
关键词 片上系统 协同设计 视频编码器 集成 软件 硬件
在线阅读 下载PDF
基于DSP的MPEG-4实时视频编码器 被引量:2
11
作者 周妍 朱金秀 《郑州轻工业学院学报(自然科学版)》 CAS 2009年第3期120-124,共5页
在TMS320DM642 DSP平台上设计实现了MPEG-4视频编码器,并从算法改进、C代码优化、汇编代码优化等几个层次对编码器进行优化,以减小程序代码的复杂度和运算量,改善软件并行性.实验结果表明,优化后的编码速度提高了10倍以上,该编码器可以... 在TMS320DM642 DSP平台上设计实现了MPEG-4视频编码器,并从算法改进、C代码优化、汇编代码优化等几个层次对编码器进行优化,以减小程序代码的复杂度和运算量,改善软件并行性.实验结果表明,优化后的编码速度提高了10倍以上,该编码器可以实时编码CIF格式的视频序列. 展开更多
关键词 TMS320DM642 MPEG-4 视频编码器 优化
在线阅读 下载PDF
基于DCT的帧内视频编码器的缓存控制技术
12
作者 楼生强 皇甫堪 +1 位作者 周良柱 万建伟 《国防科技大学学报》 EI CAS CSCD 1998年第4期59-64,共6页
提出一种基于DCT的帧内视频编码器的缓存控制技术。它根据视频图像各种子块的比例及其相应的R-Q曲线确定量化因子,通过再编码,调整子块R-Q曲线的拟合参数使其自适应视频图像的场景变化。同时本文提出了一个简单有效的图像子... 提出一种基于DCT的帧内视频编码器的缓存控制技术。它根据视频图像各种子块的比例及其相应的R-Q曲线确定量化因子,通过再编码,调整子块R-Q曲线的拟合参数使其自适应视频图像的场景变化。同时本文提出了一个简单有效的图像子块分类方法,分类结果基本上与根据编码子块所需比特数分类子块的结果相一致。此法用于缓存控制的额外计算量小,并能扩展应用于H.261、MPEG等视频编码标准中。模拟结果表明,此法在视频序列的场景发生变化时,再编码次数少,输出码率恒定。 展开更多
关键词 缓存控制 视频编码器 DCT 视频图像
在线阅读 下载PDF
甚低码率视频编码器码率控制策略
13
作者 甘勇 周兵 +1 位作者 李晓强 钱德沛 《计算机工程》 CAS CSCD 北大核心 2008年第23期230-231,234,共3页
根据甚低带宽信道的远程视频传输的应用需求,提出一种甚低码率控制策略,通过在视频编码器增加I帧码率控制,引入二阶率失真模型,以及改进P帧的码率控制算法,提高了视频编码器码率控制的精度和传输图像的质量,有效地解决了甚低带宽下视频... 根据甚低带宽信道的远程视频传输的应用需求,提出一种甚低码率控制策略,通过在视频编码器增加I帧码率控制,引入二阶率失真模型,以及改进P帧的码率控制算法,提高了视频编码器码率控制的精度和传输图像的质量,有效地解决了甚低带宽下视频编码器的码率控制问题。实验结果表明,该算法既降低了编码缓冲区延迟,又提高了重建图像的质量。 展开更多
关键词 码率控制 视频编码器 甚低码率 验证模型
在线阅读 下载PDF
一种用于MPEG2 MP @ ML视频编码器单片集成的低功耗运动估值器
14
作者 张武健 邱晓海 +4 位作者 周润德 陈弘毅 KondoToshio NakashimaTakayoshi IshitaniTsunehachi 《电子学报》 EI CAS CSCD 北大核心 2001年第2期152-156,共5页
本文给出了一种用于MPEG2MP @ML视频编码器单片集成的低功耗运动估值器实现 ,它基于一种低复杂性的改进的多分辨率望远镜搜索算法 ,在粗分辨率运动矢量搜索过程中 ,采用以运动跟踪搜索和自适应望远镜搜索组成的两阶段可提前中断搜索来... 本文给出了一种用于MPEG2MP @ML视频编码器单片集成的低功耗运动估值器实现 ,它基于一种低复杂性的改进的多分辨率望远镜搜索算法 ,在粗分辨率运动矢量搜索过程中 ,采用以运动跟踪搜索和自适应望远镜搜索组成的两阶段可提前中断搜索来替换单一的传统望远镜搜索 .模拟结果表明新算法的计算负载仅为传统算法的 30 %左右 ,却可以保持与之相同的视频解码图质量 .本文采用心动阵列和改进的树结构阵列来分别加速运动矢量的粗分辨率搜索和优化搜索 ,并通过门控时钟和屏蔽操作数等方法来实现低功耗 . 展开更多
关键词 运动估值 低功耗 视频编码器 MPEG2 单片集成电路
在线阅读 下载PDF
一种HDTV视频编码器码率分配策略
15
作者 杨小康 王金础 +1 位作者 张文军 余松煜 《高技术通讯》 EI CAS CSCD 2000年第3期32-36,共5页
以场景切换检测和I帧场景复杂度为依据 ,提出了一种适合基于子图划分HDTV的联合码率分配策略。实验表明 :该策略能很好地保证子图重建质量和HDTV各个子图之间主观重建质量的一致性 ,消除可能出现的子图划分效应。
关键词 HDTV 视频编码器 码率分配策略 切景切换检测
在线阅读 下载PDF
HDTV视频编码器码流合成单元的设计与实现
16
作者 王峰 张文军 叶玮 《数据采集与处理》 CSCD 2002年第4期362-365,共4页
提出了一种基于水平条状分割的高清晰度电视视频编码器码流合成单元的设计与实现方法。高清晰度电视视频编码器首先将输入图像水平划分为 6个子图像 ,每个子图分别使用标准清晰度编码专用芯片编码。本文设计实现的码流合成单元可将这 6... 提出了一种基于水平条状分割的高清晰度电视视频编码器码流合成单元的设计与实现方法。高清晰度电视视频编码器首先将输入图像水平划分为 6个子图像 ,每个子图分别使用标准清晰度编码专用芯片编码。本文设计实现的码流合成单元可将这 6路标准清晰度视频编码芯片输出的码流拼合成为一路符合 MPEG-2 MP@HL规范的 ES流 ,在提取各路子码流编码参数的基础上计算码流合成后的编码参数 ,并写入新码流的相应位置 ,最后插入 PES包头数据 ,并完成 PES打包。合流完成后的编码数据以均匀速率输出。实验结果显示 ,该单元工作稳定可靠 ,电路结构简单 ,重建图像可以保持较高质量。 展开更多
关键词 高清晰度电视 HDTV 视频编码器 码流合成单元 设计 图像组
在线阅读 下载PDF
HDTV视频编码器系统子图分割并行处理单元的设计与实现
17
作者 熊红凯 余松煜 叶玮 《数据采集与处理》 CSCD 2002年第4期408-414,共7页
设计了遵循 MPEG-2 MP@HL压缩标准的 HDTV视频编码器基于水平条状分割系统方案的协议结构、实现模型和控制流程 ,同时也提供了后端并行编码的各子编码器压缩子码流合成的实现机理。分割并行处理方案必须处理两个关键问题 :子图序列编码... 设计了遵循 MPEG-2 MP@HL压缩标准的 HDTV视频编码器基于水平条状分割系统方案的协议结构、实现模型和控制流程 ,同时也提供了后端并行编码的各子编码器压缩子码流合成的实现机理。分割并行处理方案必须处理两个关键问题 :子图序列编码及拼接的同步、子图压缩码率的分配。本文着重就前者的设计实现进行了详细分析 ,根据设计的分割方案定义了特定的图像数据接口协议 ,确保从基本物理层结构到应用层规范都符合 HDTV视频编码器的性能。同时在尽可能满足图像质量一致性的基础上 ,基于几种码率分配策略提供了系统测试结果。 展开更多
关键词 高清晰度电视 HDTV 视频编码器 系统子图分割 并行处理单元 设计 图像处理
在线阅读 下载PDF
视频会议中快速视频编码器的研究与实现
18
作者 朱利 周俊辉 郑守淇 《小型微型计算机系统》 CSCD 北大核心 2001年第11期1305-1307,共3页
动态图象的快速编码是视频会议系统实现的关键问题之一 .本文在快速 DCT和快速运动估计算法的基础上 ,融合两种工程性的解决方法 :提前滤除全 0 DCT系数块和基于 MMX的并行计算 .在不增加输出码率和不影响图象质量的情况下大幅度地提高... 动态图象的快速编码是视频会议系统实现的关键问题之一 .本文在快速 DCT和快速运动估计算法的基础上 ,融合两种工程性的解决方法 :提前滤除全 0 DCT系数块和基于 MMX的并行计算 .在不增加输出码率和不影响图象质量的情况下大幅度地提高了视频编码器的编码速度 .实验结果表明 ,所实现的视频编码器可充分满足 IP视频会议。 展开更多
关键词 快速视频编码器 视频会议 视频通信 离散余弦变换
在线阅读 下载PDF
MPEG1视频编码器实现及缓存控制研究
19
作者 李军 杨东 余松煜 《计算机应用研究》 CSCD 1997年第6期37-38,共2页
本文简述了MPEG的视频压缩算法,并在介绍C-Cube的VideoRISCProcessor芯片的基础上,给出了实时的MPEG-1视频编码器的实现方案,简单地讨论了输出缓存器的控制策略问题。
关键词 码率控制 MPEG-1 视频编码器 图象压缩编码
在线阅读 下载PDF
多片型视频编码器的系统设计
20
作者 朱正学 喻晓峰 《小型微型计算机系统》 CSCD 北大核心 1999年第1期75-79,共5页
本文通过作者实际设计的一个多片型视频编码器,系统地介绍了多片型视频编码器的结构特点及设计要点.特别对于视频前端解码和编码卡的主机接口,提供了详细的设计方法。
关键词 视频编码器 系统设计 编码器 图像编码
在线阅读 下载PDF
上一页 1 2 3 下一页 到第
使用帮助 返回顶部