期刊文献+
共找到4篇文章
< 1 >
每页显示 20 50 100
自适应变异比率控制在虚拟可重构结构中的应用 被引量:1
1
作者 朴昌浩 王进 +1 位作者 孙志华 汤彬彬 《高技术通讯》 EI CAS CSCD 北大核心 2010年第4期398-402,共5页
提出了一个用于基于虚拟可重构结构(VRA)的演化硬件的自适应变异参数控制方法,该方法有效且易于硬件实现。在一个完全由现场可编程门阵列(FPGA)实现的基于VRA的内部演化硬件上建立了试验平台。变异比率控制参数也编码到染色体中作为附... 提出了一个用于基于虚拟可重构结构(VRA)的演化硬件的自适应变异参数控制方法,该方法有效且易于硬件实现。在一个完全由现场可编程门阵列(FPGA)实现的基于VRA的内部演化硬件上建立了试验平台。变异比率控制参数也编码到染色体中作为附加的基因经历演化过程。通过和传统的采用固定变异比率的演化算法在演化4位偶校验函数、2位乘法器和3位乘法器的对比实验可以看出,这种采用自适应变异比率控制的演化算法的性能明显优于传统的采用固定变异比率的演化算法。 展开更多
关键词 自适应变异比率控制 虚拟可重构结构(VRA) 内部演化硬件 笛卡儿遗传程序(CGP) 组合逻辑电路
在线阅读 下载PDF
用于虚拟可重构结构的随机数产生算法研究
2
作者 杨小勇 朴昌浩 王进 《广西大学学报(自然科学版)》 CAS CSCD 北大核心 2009年第5期663-666,共4页
为了提高虚拟可重构结构中演化算法的性能,研究随机数质量对算法收敛速度的影响,对比测试了四种不同的随机数产生方法:线性反馈移位寄存器、多重线性反馈移位寄存器、细胞自动机和多重细胞自动机。通过演化2-b it乘法器、2-b it加法器和... 为了提高虚拟可重构结构中演化算法的性能,研究随机数质量对算法收敛速度的影响,对比测试了四种不同的随机数产生方法:线性反馈移位寄存器、多重线性反馈移位寄存器、细胞自动机和多重细胞自动机。通过演化2-b it乘法器、2-b it加法器和4-b it奇偶校验函数,对比了4种随机数产生算法的性能。实验结果表明,LFSR算法的性能在演化成功率、演化速度上优于其他随机数产生算法。 展开更多
关键词 虚拟可重构结构 演化硬件 演化算法 线性反馈移位寄存器 细胞自动机
在线阅读 下载PDF
过滤特征基因选择及演化硬件急性白血病分型 被引量:1
3
作者 王进 丁凌 +1 位作者 孙开伟 李钟浩 《应用科学学报》 EI CAS CSCD 北大核心 2012年第3期287-293,共7页
提出一种基于虚拟可重构结构的内部演化硬件癌症分子分型方法.为有效处理DNA微阵列数据和便于硬件实现,对比研究了5种基于过滤模式的信息基因选择方法.演化硬件通过系统学习和系统分类两个阶段对经过特征选择的信息基因进行处理.对急性... 提出一种基于虚拟可重构结构的内部演化硬件癌症分子分型方法.为有效处理DNA微阵列数据和便于硬件实现,对比研究了5种基于过滤模式的信息基因选择方法.演化硬件通过系统学习和系统分类两个阶段对经过特征选择的信息基因进行处理.对急性白血病数据集的实验结果表明,基于信噪比信息基因选择方法的演化硬件分类器识别率最高.演化硬件具有和其他传统模式识别方法可比的识别率,识别时间仅需0.12μs. 展开更多
关键词 模式识别 演化硬件 特征选择 虚拟可重构结构 微阵列 分子分型
在线阅读 下载PDF
Virtual reconfigurable architecture for evolving combinational logic circuits 被引量:4
4
作者 王进 LEE Chong-Ho 《Journal of Central South University》 SCIE EI CAS 2014年第5期1862-1870,共9页
A virtual reconfigurable architecture(VRA)-based evolvable hardware is proposed for automatic synthesis of combinational logic circuits at gate-level.The proposed VRA is implemented by a Celoxica RC1000 peripheral com... A virtual reconfigurable architecture(VRA)-based evolvable hardware is proposed for automatic synthesis of combinational logic circuits at gate-level.The proposed VRA is implemented by a Celoxica RC1000 peripheral component interconnect(PCI)board with an Xilinx Virtex xcv2000E field programmable gate array(FPGA).To improve the quality of the evolved circuits,the VRA works through a two-stage evolution: finding a functional circuit and minimizing the number of logic gates used in a feasible circuit.To optimize the algorithm performance in the two-stage evolutionary process and set free the user from the time-consuming process of mutation parameter tuning,a self-adaptive mutation rate control(SAMRC)scheme is introduced.In the evolutionary process,the mutation rate control parameters are encoded as additional genes in the chromosome and also undergo evolutionary operations.The efficiency of the proposed methodology is tested with the evolutions of a 4-bit even parity function,a 2-bit multiplier,and a 3-bit multiplier.The obtained results demonstrate that our scheme improves the evolutionary design of combinational logic circuits in terms of quality of the evolved circuit as well as the computational effort,when compared to the existing evolvable hardware approaches. 展开更多
关键词 evolutionary algorithm evolvable hardware self-adaptive mutation rate control virtual reconfigurable architecture
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部