-
题名求补舍入并行和位长自适应整数转浮点数电路设计
- 1
-
-
作者
夏宏
曲英杰
王沁
-
机构
华北电力大学计算机科学系
北京科学技术大学信息学院
-
出处
《计算机研究与发展》
EI
CSCD
北大核心
2001年第9期1137-1143,共7页
-
基金
国家"八六三"高技术研究发展计划项目基金资助 ( 86 3-30 6 -0 1-0 7)
-
文摘
提出了一种实现整数转浮点数的新的设计方法 ,并且对方法的正确性给予了证明 .采用这种设计方法 ,实现了求补和舍入的合并并行 ,使关键路径的延时比常规的电路设计方案减少了 15级门 ,同时降低了电路规模 .关键路径延时的减小 ,使这一转换可以在单周期内完成 .另外 ,该方法实现了位长自适应 ,只需花费很少的电路规模和延时实现控制 ,就可以适应长整型、整型到单、双精度浮点数的转换 ,增强了电路功能 .这一设计方法同样适用于其逆转换 .该转换模块采用 Fujitsu CE71库设计 ,在 10 0 MHz主频下经仿真验证 ,结果正确 ,已经应用到实际工程中 .
-
关键词
自适应整数转浮点数电路
电路设计
计算机
CPU
-
Keywords
integer, floating-point numbers, conversion, complement, rounding, parallel
-
分类号
TP332
[自动化与计算机技术—计算机系统结构]
-