-
题名深亚微米下ASIC后端设计及实例
被引量:3
- 1
-
-
作者
何小虎
胡庆生
肖洁
-
机构
东南大学射频与光电集成电路研究所
-
出处
《中国集成电路》
2006年第8期37-42,共6页
-
基金
国家自然科学基金项目(60472057)资助
-
文摘
本文通过对传统大规模集成电路设计流程的优化,得到了更适合于深亚微米工艺集成电路的后端设计流程,详细介绍了包括初步综合、自定义负载线的生成、版图规划、时钟树综合、静态时序分析等,并通过前端和后端设计的相互协作对大规模集成电路进行反复优化以实现设计更优。并基于ARTISAN标准单元库,以PLL频率综合器中可编程分频器为例,在TSMC0.18μmCMOS工艺下进行了后端设计,最后给出了可编程分频器的后仿真结果、芯片照片和测试结果,芯片内核面积1360.5μm2,测试结果表明设计符合要求。
-
关键词
深亚微米
后端设计
标准单元
自定义线负载模型
-
Keywords
DSM, back-end design, standard cell, custom wire-load model
-
分类号
TN47
[电子电信—微电子学与固体电子学]
-