给出了一种在可编程片上系统(System on programmable chip,SOPC)中实现JPEG解码的IP核设计方案,将JPEG解码算法中大量的运算采用硬件实现,嵌入式处理器只参与很少的一部分工作,从而大大提高JPEG的解码速度。本文分析了JPEG解码的原理,...给出了一种在可编程片上系统(System on programmable chip,SOPC)中实现JPEG解码的IP核设计方案,将JPEG解码算法中大量的运算采用硬件实现,嵌入式处理器只参与很少的一部分工作,从而大大提高JPEG的解码速度。本文分析了JPEG解码的原理,使用硬件语言构建了Huffman解码、反量化、反离散余弦变换等模块,完成了JPEG解码器的设计。仿真和测试结果表明,使用SOPC设计的JPEG解码IP核具有高性能、高效率且使用灵活、低成本等特点。展开更多
为提高隐写算法的安全性,提出一种基于MME(modified matrix encoding)和IRB(iterative random blocking)的信息隐写算法。通过分析基于IRB的隐写算法流程,找到了其载密图像质量下降的主要原因,使用MME改进了该算法。实验结果表明,相比于...为提高隐写算法的安全性,提出一种基于MME(modified matrix encoding)和IRB(iterative random blocking)的信息隐写算法。通过分析基于IRB的隐写算法流程,找到了其载密图像质量下降的主要原因,使用MME改进了该算法。实验结果表明,相比于IRB隐写算法,改进算法提高了载密图像质量,同时提高了抵抗盲检测的能力。改进算法表明了使用隐写编码可提高嵌入效率,从而提高隐写算法的安全性。展开更多
文摘给出了一种在可编程片上系统(System on programmable chip,SOPC)中实现JPEG解码的IP核设计方案,将JPEG解码算法中大量的运算采用硬件实现,嵌入式处理器只参与很少的一部分工作,从而大大提高JPEG的解码速度。本文分析了JPEG解码的原理,使用硬件语言构建了Huffman解码、反量化、反离散余弦变换等模块,完成了JPEG解码器的设计。仿真和测试结果表明,使用SOPC设计的JPEG解码IP核具有高性能、高效率且使用灵活、低成本等特点。
文摘为提高隐写算法的安全性,提出一种基于MME(modified matrix encoding)和IRB(iterative random blocking)的信息隐写算法。通过分析基于IRB的隐写算法流程,找到了其载密图像质量下降的主要原因,使用MME改进了该算法。实验结果表明,相比于IRB隐写算法,改进算法提高了载密图像质量,同时提高了抵抗盲检测的能力。改进算法表明了使用隐写编码可提高嵌入效率,从而提高隐写算法的安全性。