-
题名全数字锁相环及其数控振荡器的FPGA设计
被引量:8
- 1
-
-
作者
邵帅
李曼义
刘丹非
和伟
李树晨
-
机构
云南师范大学物理与电子信息学院
云南师范大学计算机科学与信息技术学院
-
出处
《现代电子技术》
2008年第10期1-2,6,共3页
-
基金
国家自然科学基金资助项目(50367001)
-
文摘
全数字锁相环(ADPLL)在数字通信领域有着极为广泛的应用。由于SoPC技术的发展和FPGA的工作频率与集成度的提高,在1块FPGA芯片上集成整个系统已成为可能。以片内同时嵌入CPU和全数字锁相环为目的,结合现阶段的相关研究成果,简单介绍片内全数字锁相环系统的结构和全数字锁相环的工作原理,详细论述一种可增大全数字锁相环同步范围的数控振荡器的设计方法,并给出部分VHDL设计程序代码和仿真波形。在此数控振荡器的设计中引入翻转触发器的概念,并通过改变翻转触发器的动作特点,使得数控振荡器的输出频率提高,以达到增大全数字锁相环同步范围的目的。
-
关键词
全数字锁相环
数控振荡器
翻转触发器
VHDL
SOPC
FPGA
-
Keywords
all digital phase - locked loop
digital control oscillator
toggle flip flop
VHDI.
SoPC
FPGA
-
分类号
TN76
[电子电信—电路与系统]
-