期刊文献+
共找到68篇文章
< 1 2 4 >
每页显示 20 50 100
Turbo译码器基于组合逻辑电路的低复杂度Log-MAP算法 被引量:1
1
作者 王东 李秀朋 《无线电通信技术》 2018年第3期263-267,共5页
自Turbo编码问世以来,为了实现较低复杂度和优良比特误码率(BER)性能的Turbo译码器,已经有多种简化的对数最大后验概率(Log-MAP)算法被提出。针对Log-MAP算法,提出了一种基于组合逻辑电路(CLC)的复杂度很低的硬件实现架构。该CLC架构可... 自Turbo编码问世以来,为了实现较低复杂度和优良比特误码率(BER)性能的Turbo译码器,已经有多种简化的对数最大后验概率(Log-MAP)算法被提出。针对Log-MAP算法,提出了一种基于组合逻辑电路(CLC)的复杂度很低的硬件实现架构。该CLC架构可以应用于所有现有的简化Log-MAP算法,只需将其中用于计算fc的算术模块替换为逻辑电路。通过仿真及FPGA实现验证了在相同BER性能下,使用提出的架构可以节约多达30%的硬件资源。此外,该CLC架构无需关注fc是否能用一个简单的函数描述即可硬件实现Log-MAP算法。 展开更多
关键词 组合逻辑电路(clc) 对数最大后验概率(Log-MAP) TURBO编码
在线阅读 下载PDF
Multisim在组合逻辑电路设计中的应用 被引量:3
2
作者 包敬海 张大平 陆安山 《钦州学院学报》 2008年第6期30-33,共4页
介绍了电子仿真软件Multisim在组合逻辑电路设计的常用元件,通过设计一个四变量的楼道路灯控制系统的实例进行探讨。根据电路的功能需求得出逻辑表达式,在Multisim中选用与非门搭建电路并进行仿真。实践证明,基于Multisim设计组合逻辑... 介绍了电子仿真软件Multisim在组合逻辑电路设计的常用元件,通过设计一个四变量的楼道路灯控制系统的实例进行探讨。根据电路的功能需求得出逻辑表达式,在Multisim中选用与非门搭建电路并进行仿真。实践证明,基于Multisim设计组合逻辑电路的效率很高,仿真验证比较方便,对实际电路的制作能带来很大帮助,具有较高的实践指导意义。 展开更多
关键词 MULTISIM 组合逻辑电路 路灯控制 仿真
在线阅读 下载PDF
《组合逻辑电路设计》的课堂教学设计与实践 被引量:4
3
作者 刘海燕 贾燕茹 《郑州铁路职业技术学院学报》 2010年第2期61-63,共3页
在电子技术教学中以"任务驱动,自主学习"为主,以案例教学、实验演示、实践操作、多媒体展示为辅,任务驱动要求在教学中以完成具体的项目任务为线索,把教学内容巧妙地隐含在任务之中。按照这种思路,对《组合逻辑电路设计》这... 在电子技术教学中以"任务驱动,自主学习"为主,以案例教学、实验演示、实践操作、多媒体展示为辅,任务驱动要求在教学中以完成具体的项目任务为线索,把教学内容巧妙地隐含在任务之中。按照这种思路,对《组合逻辑电路设计》这讲课内容进行了整体设计,并按照设计方案开展了教学实践。 展开更多
关键词 组合逻辑电路 任务驱动 教学设计
在线阅读 下载PDF
运用数据选择器实现组合逻辑电路设计方法 被引量:7
4
作者 邢南亮 《现代电子技术》 2007年第10期182-184,共3页
组合逻辑电路传统设计方法是采用门电路组成设计形式,设计时所需门电路器件多,电路相对复杂,应用价值差。运用数据选择器设计组合逻辑电路方法,可以实现任何不同组合逻辑函数,从而实现组合电路设计,适应范围广,并且其设计电路简洁,接线... 组合逻辑电路传统设计方法是采用门电路组成设计形式,设计时所需门电路器件多,电路相对复杂,应用价值差。运用数据选择器设计组合逻辑电路方法,可以实现任何不同组合逻辑函数,从而实现组合电路设计,适应范围广,并且其设计电路简洁,接线方便,工作可靠性、稳定性高。因此利用数据选择器设计组合逻辑电路具有一定的应用价值,能解决常规门电路设计存在不足,提高电路设计水平。 展开更多
关键词 数据选择器 组合逻辑电路 设计方法 电路
在线阅读 下载PDF
基于项目教学法的卡诺图法化简探究--以“3人表决组合逻辑电路的设计”项目为例 被引量:3
5
作者 李月乔 樊冰 《工业和信息化教育》 2020年第2期65-69,78,共6页
组合逻辑电路是“数字电子技术基础”课程最基础的教学内容,而卡诺图法化简则在组合逻辑电路众多知识点中最难入门。本文通过对项目“3人表决组合逻辑电路的设计”从理论到实验的全方位、深入的体验式探究学习,将卡诺图法化简的过程与... 组合逻辑电路是“数字电子技术基础”课程最基础的教学内容,而卡诺图法化简则在组合逻辑电路众多知识点中最难入门。本文通过对项目“3人表决组合逻辑电路的设计”从理论到实验的全方位、深入的体验式探究学习,将卡诺图法化简的过程与逻辑代数法化简的过程一一对应,学生可领悟到卡诺图法化简的本质,并掌握组合逻辑电路的基本概念,节省了讲课学时,提高了学习效率,配合雨课堂智慧教学工具,为打造具有高阶性、创新性、挑战度的数电“金课”提供了强有力的支撑。 展开更多
关键词 组合逻辑电路 卡诺图 逻辑相邻 几何相邻 对比法
在线阅读 下载PDF
组合逻辑电路的逆向分析和条件通路法 被引量:1
6
作者 翟俊祥 《西安冶金建筑学院学报》 CSCD 1992年第4期403-410,共8页
本文指出目前组合逻辑电路分析方法的不足,提出了一种新的方法——条件通路法,使组合电路的逆向分析得以容易实现,从而完善了组合逻辑电路的分析方法。
关键词 组合 逻辑电路 逆向分析 条件通路
在线阅读 下载PDF
组合逻辑电路时序安全可替换性
7
作者 吕宗伟 林争辉 张镭 《上海交通大学学报》 EI CAS CSCD 北大核心 2001年第9期1271-1274,共4页
讨论了组合逻辑电路的时序安全可替换性问题 ,即如何判断一个组合逻辑电路可以替换另一个组合逻辑电路而电路的速度不会降低 .提出了一种新的判断时序安全可替换性的方法 .该方法通过计算组合逻辑电路的延迟特征函数的蕴涵关系来判断时... 讨论了组合逻辑电路的时序安全可替换性问题 ,即如何判断一个组合逻辑电路可以替换另一个组合逻辑电路而电路的速度不会降低 .提出了一种新的判断时序安全可替换性的方法 .该方法通过计算组合逻辑电路的延迟特征函数的蕴涵关系来判断时序安全可替换性 ,避免了直接计算电路的精确延迟特征 ,从而提高了算法的效率 。 展开更多
关键词 组合逻辑电路 逻辑综合 时序分析 时序安全可替换性 Kukimoto算法
在线阅读 下载PDF
组合逻辑电路设计的一种方法 被引量:1
8
作者 左全生 《现代电子技术》 2008年第6期6-7,11,共3页
在ASIC设计和PLD设计中组合逻辑电路设计的最简化是很重要的,在设计时常要求用最少的逻辑门或导线实现。在ASIC设计和PLD设计中需要处理大量的约束项,值为1或0的项却是有限的,提出组合逻辑电路设计的一种新方法。该方法不考虑这些约束项... 在ASIC设计和PLD设计中组合逻辑电路设计的最简化是很重要的,在设计时常要求用最少的逻辑门或导线实现。在ASIC设计和PLD设计中需要处理大量的约束项,值为1或0的项却是有限的,提出组合逻辑电路设计的一种新方法。该方法不考虑这些约束项,只考虑那些值为1或0的项,因而可以简化设计步骤。该方法特别适合于有大量约束项的组合逻辑电路设计。例举2个组合逻辑电路实例,说明按照这个改进的方法可以大大减少组合逻辑电路设计步骤。 展开更多
关键词 最简化 约束条件 组合逻辑电路设计 编码器 奎恩-麦克拉斯基法
在线阅读 下载PDF
卡诺图排列方法及在组合逻辑电路竞争冒险中的应用 被引量:1
9
作者 匡晚成 肖洪祥 《电子工程师》 2007年第6期48-50,共3页
卡诺图是组合逻辑电路设计和分析常用和有效的数学工具,既可以化简逻辑函数,也可以分析组合逻辑电路的竞争冒险。对于多输入变量的逻辑函数,要排列其卡诺图则不是易事。格雷码的相邻码之间只有1位不同,这与卡诺图的循环邻接有相同之处,... 卡诺图是组合逻辑电路设计和分析常用和有效的数学工具,既可以化简逻辑函数,也可以分析组合逻辑电路的竞争冒险。对于多输入变量的逻辑函数,要排列其卡诺图则不是易事。格雷码的相邻码之间只有1位不同,这与卡诺图的循环邻接有相同之处,因而可以利用格雷码快速排列多变量卡诺图。首先介绍二进制码转化为格雷码的方法并用C语言编程实现其码制转换,接着叙述用格雷码规律快速排列多变量卡诺图的方法,最后举例说明卡诺图在组合逻辑电路竞争冒险中的应用。 展开更多
关键词 组合逻辑电路 格雷码 卡诺图 竞争冒险
在线阅读 下载PDF
探索组合逻辑电路的竞争冒险现象及消除方法 被引量:2
10
作者 雷媛媛 《数字技术与应用》 2013年第2期222-223,共2页
本文指出了竞争冒险现象在组合逻辑电路中的危害,并详细探讨了竞争冒险产生的原因、判断及消除方法。
关键词 组合逻辑电路 竞争冒险 消除
在线阅读 下载PDF
一种求解组合逻辑电路最小完全检测集的算法
11
作者 邓斌 谷京朝 《武汉交通科技大学学报》 1999年第3期282-285,共4页
提出一种产生组合逻辑电路最小完全检测集的算法.通过此算法可以得到组合逻辑电路中任意可测故障的测试及最小完全检测集.
关键词 D算法 最小完全检测集 组合逻辑电路
在线阅读 下载PDF
关于组合逻辑电路中竞争-冒险的研究
12
作者 贾世胜 《现代电子技术》 2009年第17期185-187,190,共4页
在组合逻辑电路中,当输入信号改变状态时,输出端可能出现由于竞争-冒险而产生的干扰脉冲信号,如果负载是对干扰脉冲信号十分敏感的电路,有可能引起电路的误动作,因此应该采取措施消除竞争-冒险。从理论上分析了组合逻辑电路竞争-冒险的... 在组合逻辑电路中,当输入信号改变状态时,输出端可能出现由于竞争-冒险而产生的干扰脉冲信号,如果负载是对干扰脉冲信号十分敏感的电路,有可能引起电路的误动作,因此应该采取措施消除竞争-冒险。从理论上分析了组合逻辑电路竞争-冒险的产生,及其判断和消除的方法,同时运用EDA软件Protel 99 SE对组合逻辑电路中竞争-冒险的现象以及对提出的几种消除竞争-冒险的方法进行了仿真,结果与理论分析是一致的,达到了预期的效果。 展开更多
关键词 组合逻辑电路 竞争-冒险 干扰消除 PROTEL 99 SE
在线阅读 下载PDF
组合逻辑电路设计的课堂教学组织与实施分析
13
作者 孙方霞 《黑龙江科技信息》 2015年第31期125-,共1页
组合逻辑电路是数字电路根据不同的逻辑功能所分划出来的一个种类,组合逻辑电路具有在某个时刻之下,该电路的输出无关电路的原始状态,只由该电路在那个时刻之下所作出的输出而决定的功能特点。组合逻辑电路设计通常分为四个步骤,在进行... 组合逻辑电路是数字电路根据不同的逻辑功能所分划出来的一个种类,组合逻辑电路具有在某个时刻之下,该电路的输出无关电路的原始状态,只由该电路在那个时刻之下所作出的输出而决定的功能特点。组合逻辑电路设计通常分为四个步骤,在进行组合逻辑电路设计教学的时候要对学生的认知规律进行充分的考虑。本文就组合电路设计的课堂教学组织与实施进行了详细的分析。 展开更多
关键词 组合逻辑电路设计 课堂教学 组织与实施
在线阅读 下载PDF
基于遗传算法的组合逻辑电路设计的FPGA实现 被引量:3
14
作者 周雄伟 熊庆国 +2 位作者 况海龙 孙艳琴 李倩 《电子设计工程》 2012年第1期148-150,157,共4页
基于遗传算法的组合逻辑电路的自动设计,依据给出的真值表,利用遗传算法自动生成符合要求的组合逻辑电路。由于遗传算法本身固有的并行性,采用软件实现的方法在速度上往往受到本质是串行计算的计算机制约,因此采用硬件化设计具有重要的... 基于遗传算法的组合逻辑电路的自动设计,依据给出的真值表,利用遗传算法自动生成符合要求的组合逻辑电路。由于遗传算法本身固有的并行性,采用软件实现的方法在速度上往往受到本质是串行计算的计算机制约,因此采用硬件化设计具有重要的意义。为了证明基于FPGA的遗传算法的高效性,设计了遗传算法的各个模块,实现了基于FPGA的遗传算法。 展开更多
关键词 遗传算法 组合逻辑电路 FPGA 随机数
在线阅读 下载PDF
浅议组合逻辑电路设计及注意事项
15
作者 胡福云 《数字技术与应用》 2013年第8期155-155,共1页
设计组合逻辑电路要求在满足逻辑功能和技术要求基础上,力求使电路简单、经济、可靠。实现组合逻辑函表达式的途径是多种多样的,可采用基本门电路,也可采用中、大规模集成电路。
关键词 组合逻辑电路设计 竞争冒险现象 电路多余输入端
在线阅读 下载PDF
复合卡诺图在多输出组合逻辑电路设计中的应用 被引量:1
16
作者 李梦娟 周丽娜 卢超 《电子科技》 2012年第9期126-128,共3页
为了使设计的多输出组合逻辑电路达到最简,运用复合卡诺图化简多输出函数,找出其各项的公共项,得到的表达式不一定是最简的,但是通过找公共项,使电路中尽量使用共用的逻辑门,从而减少电路整体的逻辑门,使电路简单。结果表明,利用复合卡... 为了使设计的多输出组合逻辑电路达到最简,运用复合卡诺图化简多输出函数,找出其各项的公共项,得到的表达式不一定是最简的,但是通过找公共项,使电路中尽量使用共用的逻辑门,从而减少电路整体的逻辑门,使电路简单。结果表明,利用复合卡诺图化简后设计出的电路更为简单。 展开更多
关键词 组合逻辑电路 复合卡诺图 公共项
在线阅读 下载PDF
基于CPLD组合逻辑电路的VHDL实现 被引量:1
17
作者 李新红 李凤华 丛文 《北京电子科技学院学报》 2006年第4期65-69,共5页
本文介绍了基于CPLD组合逻辑电路的VHDL设计思想,并结合嵌入式教学系统的译码和I/O控制电路的具体应用,做了较为详细的例证,其中包含部分代码。
关键词 CPLD 组合逻辑电路 VHDL 实现
在线阅读 下载PDF
任务引领的组合逻辑电路应用教学设计 被引量:1
18
作者 赵媛 《郑州铁路职业技术学院学报》 2016年第1期66-68,共3页
把完成实际工作任务贯穿整个教学过程,采用任务引领法进行教学。通过层层深入的电路设计任务,引导学生完成从单输出到多输出的设计。设计多个符合认知规律,由浅入深的问题,通过对问题的不断深化,提高了学生学习兴趣,培养学生的创新意识。
关键词 组合逻辑电路 真值表 逻辑电路
在线阅读 下载PDF
组合逻辑电路的设计简化
19
作者 屈广林 韩晓微 司晓坤 《沈阳大学学报》 CAS 1999年第4期25-29,共5页
把EPROM引用到逻辑电路中,将会简化逻辑电路及其设计步骤.
关键词 组合逻辑电路 逻辑网络 数字逻辑电路 EPROM 电路设计 逻辑
在线阅读 下载PDF
组合逻辑电路中竞争冒险的分析
20
作者 汪钊 《兵工自动化》 2005年第3期92-93,共2页
竞争冒险可影响电路功能甚至破坏整个电路正常运转。其产生原因包括:门电路开关电平的时间差和门电路延迟时间。竞争冒险可通过逻辑函数判断,逐级列出电路真值表及试验方法进行检查。采用加选通脉冲,加封锁脉冲,函数式简单变换/增加冗... 竞争冒险可影响电路功能甚至破坏整个电路正常运转。其产生原因包括:门电路开关电平的时间差和门电路延迟时间。竞争冒险可通过逻辑函数判断,逐级列出电路真值表及试验方法进行检查。采用加选通脉冲,加封锁脉冲,函数式简单变换/增加冗余乘积项,输出端并联电容等手段以消除竞争冒险。 展开更多
关键词 组合逻辑电路 竞争冒险 电路
在线阅读 下载PDF
上一页 1 2 4 下一页 到第
使用帮助 返回顶部